虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

工作频率

  • 基于动态可重构FPGA的容错技术研究

    针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。

    标签: FPGA 动态可重构 容错 技术研究

    上传时间: 2014-12-28

    上传用户:Yue Zhong

  • 一种混沌伪随机序列发生器的FPGA实现

    随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系统仿真实验.系统的硬件电路占用17716个逻辑单元,占芯片资源88%,工作频率50 MHz,EPRS产生速率10 Mbps.

    标签: FPGA 混沌 伪随机序列 发生器

    上传时间: 2013-10-28

    上传用户:crazyer

  • 2.4G印制偶极子天线设计与仿真

    RFID系统工作频率不高时,多用环天线。大部分能量以交变磁场的形式耦合。常用的有四种微型化设计方案:空心线圈、磁芯线圈、薄膜天线和集成天线

    标签: 2.4 印制 仿真 天线设计

    上传时间: 2014-01-11

    上传用户:dljwq

  • 超高频RFID无源读写器的硬件设计与实现

    超高频频段的RFID系统具有操作距离远,通信速度快,成本低,尺寸小等优点,更适合未来物流、供应链领域的应用。本文针对RFID的一些硬件模块,设计了相应的接口电路,组合成一个实用的基于ARM、实现一个工作频率为850~930 MHz、有效识读距离达8 m的RFID读写器,实验表明,所研发的产品运行稳定、效果良好。

    标签: RFID 超高频 无源读写器 硬件设计

    上传时间: 2013-11-03

    上传用户:fhjdliu

  • 高效率E类射频功率振荡器的设计

    主要介绍了高效率E类射频功率振荡器的原理和设计方法,通过电路等效变换,E类射频功率振荡器最终转换成与E类放大器相同的结构,MOS管工作在软开关状态,漏极高电压、大电流不会同时交叠,大大降低了功率损耗,在同等工作条件下,能够获得与E类放大器相似的高效率。文中以ARF461型LDMOS做为功率器件,结合E类射频振荡器在等离子体源中的应用,给出了的设计实例。ADS仿真结果表明,在13.56MHz的工作频率下,振荡器输出功率46W,效率为92%,符合设计预期。

    标签: 高效率 E类射频 功率振荡器

    上传时间: 2014-02-10

    上传用户:yczrl

  • 智能雷达天线罩的研究发展

    智能雷达天线罩可以有效地选择工作频率和微波性能。文中从结构研究和材料研究两个方面综述了智能雷达天线罩的发展,分析了各种智能雷达天线罩的优缺点和未来的发展趋势。

    标签: 智能雷达 天线 发展

    上传时间: 2013-10-24

    上传用户:born2007

  • 一种导航控制盒设计方案

    目前在导航接收系统中,通常需要控制盒来完成对机载设备的加电、工作频率或波道的转换、系统音量、显示亮度等功能的操作与控制。文中介绍某导航控制盒的应用范围、工作原理及电路实现,主要从频率控制、关键器件HCMS2924点阵模块的使用方法等方面进行了详细的论述。

    标签: 航控制盒 设计方案

    上传时间: 2013-10-31

    上传用户:Ants

  • 矩形切角超宽频带微带天线

    采用在接地板开窗和在贴片上切矩形角的方法设计了一种Ku波段超宽频带微带天线以实现超宽频带,并对不同尺寸的切角对频带的影响做了比较.仿真结果表明,在中心工作频率12 GHz处,相对带宽到达78.3%(VSWR≤2).

    标签: 矩形切角 微带天线 超宽 频带

    上传时间: 2013-12-17

    上传用户:集美慧

  • TinyM0开发工具链V1.02

    TinyM0是广州致远电子有限公司为企业用户和高校师生设计的一款开发工具,核心微控制器采用的NXP公司最新推出的LPC1100系列Cortex-M0内核芯片。LPC1100微控制介绍:LPC1100系列微控制器采用了ARM公司最新发布的Cortex-M0内核,工作频率高达50MHz,功耗低至150μA/MHz,性能卓越、应用简单,更突出的是,它能够显著降低所有8/16位应用的代码长度,并且具有极低的市场定价,其价值和易用性比现有的8/16位微控制器更胜一筹,为追求ARM架构的8/16位用户提供了一种全新的32位解决方案。

    标签: TinyM0 1.02 开发工具

    上传时间: 2013-11-21

    上传用户:几何公差

  • 基于动态可重构FPGA的容错技术研究

    针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。

    标签: FPGA 动态可重构 容错 技术研究

    上传时间: 2013-11-23

    上传用户:cylnpy