NE1619可以监控温度或MCU的工作电压,可设置温度及工作电压的门限值。器件支持5种模式输入方式:如远程温度传感器输入,板载温度传感器输入。器件可以监控自己的工作电压,并支持Pentium/PRO电源ID输入。
上传时间: 2014-03-08
上传用户:lizx30340
产品型号:VK36E4 产品品牌:VINKA/永嘉微电/永嘉微 封装形式:ESSOP10 产品年份:新年份 联 系 人:许硕 Q Q:191 888 5898 联系手机:188 9858 2398(信) 深圳市永嘉微电科技有限公司,原厂直销,原装现货更有优势!工程服务,技术支持,让您的生产高枕无忧!QT501 量大价优,保证原装正品。您有量,我有价! 1.概述 VK36E4具有4个触摸按键,可用来检测外部触摸按键上人手的触摸动作。该芯片具有较 高的集成度,仅需极少的外部组件便可实现触摸按键的检测。 提供了4路直接输出功能。芯片内部采用特殊的集成电路,具有高电源电压抑制比,可 减少按键检测错误的发生,此特性保证在不利环境条件的应用中芯片仍具有很高的可靠性。 此触摸芯片具有自动校准功能,低待机电流,抗电压波动等特性,为各种触摸按键+IO 输出的应用提供了一种简单而又有效的实现方法。 特点 • 工作电压 2.4-5.5V • 待机电流6uA/3.0V,12uA/5V • 上电复位功能(POR) • 低压复位功能(LVR) • 触摸输出响应时间: 工作模式 48mS 待机模式160mS • CMOS输出,低电平有效,支持多键 • 有效键最长输出16S • 无触摸4S自动校准 • 专用脚接对地电容调节灵敏度(1-47nF) • 各触摸通道单独接对地小电容微调灵敏度(0-50pF). • 上电0.25S内为稳定时间,禁止触摸. • 封装 ESSOP10L(4.9mm x 3.9mm PP=1.00mm)
上传时间: 2022-06-18
上传用户:2937735731
随着电力电子装置的广泛应用,人们对电能变换的控制能力日益提高.但这些非线性装置所产生的无功和谐波污染也给电网带来越来越严重的危害.研究有源电力滤波器以补偿电力电子装置所引起的无功和谐波污染已成为电力电子应用技术中的一个重大研究课题. 本文主要研究一种基于DSP控制的运用于高压电力系统的新型大容量补偿装置,它结合了有源滤波器(APF)和静止无功补偿发生器(SVG),的优点,在抑制电网谐波的同时进行无功补偿. 传统补偿装置主要采用模拟控制.但模拟控制存在电路复杂、控制性能差、易受环境干扰等缺点.本文提出以TI公司TMS320LF2407高速处理器为核心的数字控制系统.更重要的是,该补偿装置使用的电抗和电容元件比传统SVC中的电抗器和电容元件小.大大缩小了装置的体积和成本. 另外,由于补偿装置中IGBT模块的额定工作电压的限制,若要将其运用于高压系统需要连接特殊的升压变压器,成本较高.如果能够借助一些辅助的外电路解决功率器件串联工作时的均压问题,那么就可以省去升压变压器的投资,降低了成本.这也是本文的一个研究方向. 本文首先回顾了电力系统有源滤波和无功补偿的发展情况,然后阐述了有源滤波和无功补偿的工作原理和关键技术.在此基础上,讨论了电力系统有源滤波和无功补偿装置的硬件设计及软件开发.最后,使用Matlab对系统进行了仿真并进行了实验验证.
上传时间: 2013-07-09
上传用户:waitingfy
燃料电池电动汽车DC/DC变换器的诸如工作电压、电流、效率、体积、重量、温度这些参数指标中温度参数是一个尤为重要的参数。如何对DC/DC变换器内部多点温度参数进行实时监测从而为DC/DC变换器提供可靠的温度参数就成为本课题的直接来源和选题依据。 USB总线具有即插即用、使用方便、易于扩展以及抗干扰能力强等其它总线无法比拟的优点。如今USB已经成为PC上的标准接口,并迅速占领了计算机中、低速外设的市场。而且随着计算机功能的不断强大,虚拟仪器技术也在不断发展。它代表了测量与控制技术的未来发展方向。本课题的研究目的就是希望将USB总线技术和虚拟仪器技术应用到测量系统中,充分利用实验室现有的资源,设计一个基于USB总线和LabVIEW的多路温度测试仪。 在了解DC/DC变换器内部主电路的拓扑结构的基础上,考虑测试系统抗干扰技术,选用扩展了USB功能的微控制器芯片STM32F103和高精度温度传感器PT1000完成了基于恒流源的多通道温度检测电路原理图与印刷电路板设计。在学习USB协议和电子芯片数据手册的基础上编写了测试仪的下位机固件程序。通过LabVIEW中的NI—VISA开发驱动程序实现上位机与USB设备的通信功能。在LabVIEW虚拟仪器软件开发平台中编写用户界面并建立合理的报表生成系统,有效存储数据提供用户查询。 直接在LabVIEW环境下通过NI—VISA开发能驱动用户USB系统应用程序,完全避开了以前开发USB驱动程序的复杂性,大大缩短了开发周期,节省了开发成本。设计完毕后对系统进行了软硬件联调,通道标定和现场试验,并进行了精度分析。实验结果表明课题在这一研究过程中取得了预期的良好结果。
上传时间: 2013-06-07
上传用户:kennyplds
高压TSC(Thyristor Switch Capacitor)装置是指额定工作电压为6kV-35kV晶闸管投切电容器补偿装置,是一种典型静止无功补偿器,其对增强系统稳定性、提高系统运行经济性,保证电压质量及改善电能质量都能发挥良好的作用。目前国内对高压TSC装置研制与生产还处于起步阶段,加速高压TSC装置的国产化,对在我国电力系统中早日推广与应用高压TSC装置具有重大意义。 首先在无功功率的测量上,如何在有谐波干扰等复杂环境下准确检测无功功率,本文采用了基于快速傅立叶变换的方法,可以很好的完成无功功率的采集。在主电路结构上,晶闸管开关阀是高压TSC装置的关键构成部件,高压TSC装置要求晶闸管开关应具有良好的电气性能,要求晶闸管开关应是有效和可靠的。本文通过晶闸管特性和串联技术的研究,给出了晶闸管串联开关的静态均压和动态均压方法,设计出合理使用的电路结构。通过仿真分析,验证了均压电路的效果。 电容器无涌流投入技术也是TSC主要研究点,由于在高压系统中器件两端承受的电压较高,低压TSC系统中常用的过零固态继电器或集成过零触发芯片满足不了耐压的需要,本文设计了专门的过零检测及触发电路,在器件两端电压过零时触发,避免了由于电容器残压过高而造成的巨大冲击电流,从而在硬件电路上实现电容器组的无过渡过程投切,电路简单可靠。同时,在控制策略上将几种投切判据进行了比较,采用了电压无功复合投切判据,以无功功率作为主判据,电压作为辅助判据,有效地克服了仅以功率因数作为投切判据的控制方式中的轻载时容易产生投切振荡而重载时容易出现补偿不充分的缺点。
上传时间: 2013-05-24
上传用户:6546544
随着低压供电系统中感性负荷越来越多,电网对无功电流的需求量急剧增加,为了提高系统供电质量和供电效率,必须对电网进行无功补偿。晶闸管投切电容器(TSC)一种简单易行的补偿措施,并已得到广泛应用。但是长期以来无功补偿装置中的电容器投切开关存在功能单一、使用寿命短、开关冲击大等不足,这些不足严重制约了补偿装置的发展。因此开发大容量快速的集多种功能于一体的电子开关功率单元将是晶闸管投切电容器(TSC)技术中长期研究的主要内容,具有很高的实用价值。 首先,本文回顾了投切开关的发展历史,并指出它们存在的优点和弊端。阐述了晶闸管投切电容器(TSC)的基本工作原理及主电路的组成和实现手段。 其次,提出功率单元的概念,并介绍了它的组成、功能和作用、对功率单元各个组成部分进行研究,主要包括根据系统电压和电流选择晶闸管型号、根据TSC无过渡过程原理的分析来设计过零触发模块、利用补偿电容上的工作电压波形设计多功能卡上的工作指示电路、故障检测电路,根据TSC的保护特点将温度开关串入到控制信号和冷却风扇电路,在温度过高时起到对功率单元的保护作用。然后在理论及设计参数的基础上制造功率单元。在已有的TSC补偿装置上对功率单元的性能进行实验,实验结果表明,论文所设计功率单元能很好的实现投切电容器的作用,还实现各种保护和显示功能,提高效率和补偿效果。 最后,系统地阐述了功率单元作为集成化开关模块在无功补偿领域的优越性,并指出设计中需要完善的地方。
上传时间: 2013-07-19
上传用户:许小华
由于下一代微处理器的工作电压越来越低,所需电流越来越大,现有的5V、12V输入的电压调节模块(VRM)已经不能满足它的要求了,因此把VRM的输入母线电压提高到48V是必然的趋势。这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题首先分析了VRM的发展现状和常用拓扑,以及未来的发展趋势,并在此基础上介绍了级联式流馈推挽DC/DC变换器的概念。接着,具体分析了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器的原理和工作过程。再接着,分别介绍了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器及其控制同路的建模和设计方法,并给出设计实例。最后,分别用这两种拓扑结构制作了两台48V输入、3.3V/10A输出的样机,并对两者进行了一定的实验比较研究,以验证设计的有效性。
上传时间: 2013-07-29
上传用户:gxrui1991
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
上传时间: 2013-06-10
上传用户:yd19890720
单片机与DSP之间通信问题一直是大家关注得焦点,目前已出现的不少解决方案但大多针对于5V工作电压的DSP系 统,笔者对诸方案进行详细比较分析,发现多数并未从根本上解决不同系统之间通信的电平转换问题,面对工作电压并不唯一的 DSP芯片系列,在此提出一种全新的串行通信模式,经济有效地解决了通信中电平转换问题可靠地实现数据交换,并且在实际开发 的直流无刷电机变频器人机界面与控制核心TMS320LF2407 DSP之间串行通信中验证了其可行性。
上传时间: 2013-07-18
上传用户:abc123456.
为了客户能正确的使用M41T81/M41T0芯片,我们制作了该M41T81/M41T0评估板。由于M41T0的工作电压范围为2.0~5.5V,所以我们在评估板上设计了可调电源电压。客户可以调整电位器R
上传时间: 2013-05-30
上传用户:zhuoying119