小数分频
共 1,068 篇文章
小数分频 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1068 篇文章,持续更新中。
eda实验
eda实验要求的分频器设计,VHDL语言
点亮lcd
这是一个点亮lcd的小程序 ,c编写,显示1-9,带小数点的
共阳共阴数码管C51计算器-不带小数
分享80C51的单片机小程序,共阳与共阴数码管混用,注释详细
FPGA分频器
一个简单的FPGA Verilog 分频器,内有详细的注释,对中文初学者很有益啊!希望能对大家有帮助!
verilong串口发送
* 功能说明:
* 将并行输入的 8位数据在数据已好信号有效时,通过串口串行发送
*
* 端口说明:
* 输出
* tx - 串口数据发送
*
* 输入
* stb - 输入数据已好信号
* dat - 待发送数据
* clk - 时钟
* rst - 复位信号,低
多功能数字钟设计
内容:多功能数字钟设计
基本要求:1)由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲。
2)秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器。
3)计数出现误差可用校时电路进行校时、校分、校秒。
扩展要求:4)具有可整点报时与定时闹钟的功能。
数字频率计的设计
时钟基准模块主要是为了产生1Hz的方波信号,作为测频控制模块的时钟输入。系统的基准时钟输入为20MHz/256=78125Hz,所以为得到1Hz的时钟信号,必须对输入时钟进行78125次分频。由于是奇数倍分频,可利用时钟下降沿比上升沿延迟半个周期的性质得到1Hz的方波信号。
KXD系列文本使用手册
KXD北京科兴达电子科技
KXD系列可编程文本显示器操作手册
北京科兴达电子科技有限公司
KXD系列文本用户手册
i
目 录
第一章产品概述
1-1 功能 --------------------------------------------------------------------------------------------- 1
1-2 一般规格 -------
两小数相加
c语言编写,两位小数相加,功能性还行,运行较快。
float存储格式及FPU
浮点数用科学计数法的形式存储, 即分成符号位, 底数位和指数位
如 10.0 的二进制表示为 1010.0, 科学表示法表示为: 1.01exp110, 即 (1+0*1/2+1*1/4)*2^3. 小数点每左移一位指数要加1, 每右移一位指数要减1.
vhdl 液晶1602 驱动
用fpga驱动1602液晶显示,包含时钟分频部分,亲测可用
单片机小精灵
单片机开发的辅助工具,可以用来计算延时函数,注意选择晶振以及分频
分频器
分频器,可应用于数字钟中的时分的分频。也可以作为单个的分频器
时钟分频器clk2scl.rar
时钟分频器clk2scl.rar,很简单,很明了,看看就知道!
CPLD_FENPIN
本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。
变速恒频风力发电机组控制技术综述
对国内外风电接入电网的输电网技术规范进行了分析和比较,明确了风电机组的控制要求
及对应的控制目标。重点阐述了双馈感应异步发电机(DFIG)和多极直驱式永磁同步发电机
(PMSG)2类变速恒频(VSCF)风电机组的拓扑及以最大功率点跟踪(MPPT)为目标的控制方案,
其中主要对PMSG的控制方案进行了总结和比较;结合输电网技术规范对风电机组的控制要求,
说明了VSCF风电机组在低电压穿越(L
内含小数点定点数转浮点数代码
适用于没有浮点数功能的单片机向具有浮点数计算功能的单片机传输,含有小数点的定点数。
FPGA论文5-28
基于FPGA的迭代层析重建中的小数处理方法。。。。。。。。。。。。。。。
找到一些分频的资料,很不错哦!
一些给予FPGA分频的编程资料,与大家共同分享,一同进步。
基于单片机的便携式仪器改进算法研
本文根据数学分析和工程实践的结果,论述了利用单片机实现在数据处理程序中,在满足系统精度的要求下,将A/D转换结果的数字量,转换成显示所需的整数、小数的一种简便算法.