FPGA开发板配套Verilog HDL代码。芯片为Mars EP1C6F。是基础实验的源码。包括加法器、减法器、乘法器、多路选择器等。
FPGA开发板配套Verilog HDL代码。芯片为Mars EP1C6F。是基础实验的源码。包括加法器、减法器、乘法器、多路选择器等。...
FPGA开发板配套Verilog HDL代码。芯片为Mars EP1C6F。是基础实验的源码。包括加法器、减法器、乘法器、多路选择器等。...
功能描述:显示时分秒 IDE环境:伟福V3.20 自制的下载线与实验板(or later) 硬件连接:针对配合AT89S51精简开发板使用 组成文件:实验八 时钟程序(延时实现).ASM...
本题必须采用广州周立功单片机发展有限公司赞助的ARM2138实验开发仪为主机板;并扩展显示器、键盘、打印机等相应接口;超市的物品使用13位数字编码(每件物品均有相对应的条形码)。 (1) 简易超市收银机具有可设置100个商品价目表(PLU),并具有掉电保护。商品的数字编号、品名(数字或英文字母)、...
合众达SEEDVPM642开发板的实验指导书(精简版),包括设置CCS和进本图形实验的指南,方便新手尽快掌握DSP的开发...
瑞泰创新ICETEK-DM642-P4开发板的实验指导书,包括如何设置CCS和一系列图形实验的指南,方便新手学习DSP开发...