由于下一代微处理器的工作电压越来越低,所需电流越来越大,现有的5V、12V输入的电压调节模块(VRM)已经不能满足它的要求了,因此把VRM的输入母线电压提高到48V是必然的趋势。这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题首先分析了VRM的发展现状和常用拓扑,以及未来的发展趋势,并在此基础上介绍了级联式流馈推挽DC/DC变换器的概念。接着,具体分析了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器的原理和工作过程。再接着,分别介绍了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器及其控制同路的建模和设计方法,并给出设计实例。最后,分别用这两种拓扑结构制作了两台48V输入、3.3V/10A输出的样机,并对两者进行了一定的实验比较研究,以验证设计的有效性。
上传时间: 2013-07-29
上传用户:gxrui1991
图像的采集和传输是实时监控、远程控制、智能小区等诸多领域的关键技术。基于传统:PC的图像采集已成为现实。随着信息技术的迅速发展,嵌入式系统的研究开发成为了后PC时代的一个热点,它被广泛应用于工业现场、信息家电等各行各业。同时,图像的远程采集传输也朝着专业化、多样化和低成本的方向发展。利用嵌入式技术来实现图像的远程采集传输正顺应了时代发展,有较大的实用价值。 本文主要研究了基于嵌入式的远程图像采集传输系统。嵌入式终端采用$3C2410为核心的目标板为硬件平台,采用嵌入式Linux为系统平台。系统通过连接在嵌入式终端的USB摄像头完成静态图像数据采集,并进行图像压缩处理。在图像传输方面,论文设计了两种模式:一种是通过Intemet传输的、基于B/S模式的传输方式。在该模式下,远端客户机通过浏览器访问架设在终端里的嵌入式服务器而获得图像信息。另一种是基于GPRS网络实现远程无线图像传输。终端将采集到的图像数据通过GPRS网络发送到拥有固定Ip的监控服务器上来完成图像远程传输。 本文首先介绍了图像采集传输和嵌入式方面的相关内容,并介绍了本论文所采用的开发平台。为了顺利开发接着构建了开发环境,这里包括U-boot的移植、Linux系统的内核编译和移植、设备驱动模块的加载以及交叉编译环境的建立。在此基础上,利用Vide04Linux的接口函数,用C语言实现了图像原始数据的采集程序,并利用JPEG算法了实现图像压缩。在基于B/S模式的传输方式中,首先利用Boa架设了嵌入式服务器,然后用C语言完成CGI脚本,该脚本将图像嵌入网页并实时更新以实现网页的动态输出。在基于GPRS实现远程无线图像传输方式中,论文详细分析了系统通讯数据流的特征,提出了采用辨识特征字符、数据打包等策略以实现GPRS的网络连接和数据通讯,并且在此基础上用C语言编程实现。同时,在PC(Linux)上用Socket编程实现了监控服务器软件,该软件用以接收图像数据和控制嵌入式终端的系统状态。最后,论文分析比较了两种传输方式的区别和优缺点。试验证明,采用两种方式都能成功实现图像的远程采集传输,并且试验效果较好。
上传时间: 2013-05-17
上传用户:squershop
高频开关电源系统具有体积小、重量轻、高效节能、输出纹波小等优点,现已开始逐步成为现代电源系统的主流。但是在传统的开关电源技术中,它通常是采用模拟电路来实现电压或电流控制的。近年来,随着数字信号处理技术的日益完善、成熟,微处理器/微控制器和数字信号处理器性价比的不断提高,数字控制在以实现复杂的控制策略,采用数字控制具有更高的稳定性、可靠性和灵活性,并本文对开关电源的常用拓扑结构、模糊控制、模糊PID控制理论、PWM产生原理进行了研究,在此基础上设计了一种新型数字化的开关电源系统。该系统以TMS320LF2407为控制核心,利用模糊PID控制,建立电压环单环控制结构,直接生成数字PWM波形,经过IR2118驱动主电路的功率开关管(MOSFET)。 本系统采用模糊PID控制策略。该控制策略既能发挥模糊控制的动态响应快、超调量小、较好的适应性的特点,又能发挥PID控制的稳态精度高的优点,能较好的适应开关电源的非线性,实时性控制的需要。整个电源系统以DSP为控制核心,用单个TMS320LF2407 DSP芯片来集中实现电源输出调压和过压过流保护等要灵活地选择不同的控制功能。 另外,本文按照高频开关电源的设计步骤,采用基于DSP的数字控制方式,最后对本开关电源主电路进行了PID控制和模糊PID控制的对比仿真研究。仿真结果表明这种控制策略具有很好的控制性能,算法实现比较简单,同时控制模块设计简单,可靠性高,是一种比较实用、易于实现的控制算法。
上传时间: 2013-07-01
上传用户:candice613
高压变频调速技术节能效果显著,多电平逆变器是其常用的一种电路拓扑形式。三电平逆变器能降低功率器件耐压要求、降低谐波含量,普遍地采用电压空间矢量脉宽调制的控制策略。将DSP数字控制技术应用于三电平逆变器不仅简化了系统的硬件结构,提高系统性能,还可以实现系统的优化控制。 本文首先简要介绍了三电平逆变器的拓扑结构和控制策略,并阐述了二极管箝位式三电平逆变器电路结构和电压空间矢量脉宽调制控制策略的实现方法。在此基础上,通过对逆变器的工作过程分析,建立了逆变器的数学模型。并提出了一种能控制逆变器直流侧电容中点电位平衡并且能降低开关损耗的电压空间矢量脉宽调制方法。 本文在综述人工神经网络技术的基础上,提出一种基于复合人工神经网络的电压空间矢量脉宽调制算法,充分利用人工神经网络的快速并行处理能力、学习能力,缩短了计算时间,降低了由控制延时引起的谐波成分。最后在MATIAB/Simulink环境下,结合ANN工具箱建立了仿真模型。仿真结果证明了基于复合人工神经网络算法的可行性。 本文进行了三电平逆变器的主电路、开关器件驱动电路、电流电压检测电路和保护电路等的设计。根据三电平逆变器主电路功率开关多,驱动信号不能共地的特点,本文设计一种利用光耦隔离驱动功率开关器件的驱动保护电路,降低电磁干扰,并在过流等异常情况下实时保护功率开关器件。最后以TMS320LF2407DSP为数字控制平台,实现了三电平逆变器的电压空间矢量脉宽调制控制策略。
上传时间: 2013-07-07
上传用户:natopsi
数字信息时代带来了“信息大爆炸”,使数据量大增,而数字图像数据更是如此,如果不对图像数据进行有效的压缩,那么图像信息的存储与传输将无法进行。显然,寻求一种高效的图像压缩系统具有很大的现实意义。 本文基于大规模现场可编程逻辑阵列(FPGA)和高速数字信号处理器(DSP)协同作业,来完成实时图像处理的系统设计。出于对系统设计上的性能和功耗方面的考虑,系统中FPGA 选用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP选用的是TI公司的55x系列芯片TMS320VC5502。该系统集图像采集、压缩、显示和存储功能于一体,其中DSP为主处理器负责图像处理,FPGA为协处理器负责系统的所有数字逻辑控制。FPGA和DSP的工作之间形成流水,并且借助于一片双口RAM(CY7C025AV-15AI)完成两者的通讯。结合FPGA和DSP自身的特点,本文提出一种新颖的信息通信方式,借助于一片双口RAM,其内部按其存储空间等分两块,利用乒乓技术完成对高速实时的图像数据缓冲。 该系统从视频采集、传输、压缩到图像存储等整个过程的工作,分别由FPGA和DSP承担。充分考虑到它们自身的优缺点,在满足系统实时性要求的同时,结构灵活,便于以后的扩展与升级。结果表明,在TMS320VC5502实现了对采集图像的JPEG压缩,效果良好且满足了实时性的要求,因此系统的功能得到了总体上的验证。 关键词:图像处理;FPGA;DSP;JPEG
上传时间: 2013-06-11
上传用户:hjshhyy
调整视频图像的分辨率需要视频缩放技术。如果图像缩放技术的处理速度达到实时性要求就可以应用于视频缩放。 传统图像缩放技术利用插值核函数对已有像素点进行插值重建还原图像。本文介绍了图像插值的理论基础一采样定理,并对理想重建函数Sinc函数进行了讨论。本文介绍了常用的线性图像插值技术及像素填充、自适应插值和小波域图像缩放等技术。然后,本文讨论了分级线性插值算法的思想,设计并实现了FPGA上的分级双三次算法。最后本文对各种算法的缩放效果进行了分析和讨论。 本文在分析现有视频缩放算法基础之上,提出了分级线性插值算法,并应用在简化线性插值算法中。分级线性插值算法以牺牲一定的计算精度为代价,用查找表代替乘法计算,降低了算法复杂度。本文设计并实现了分级双三次插值算法,详细说明了板上系统的模块结构。最后本文将分级线性插值算法与原线性插值算法效果图进行比较,比较结果显示分级插值算法与原算法误差较小,在放大比例较小时可以取代原算法。结果证明分级双三次线性插值算法的FPGA实现能够满足额定帧频,可以进行实时视频缩放。
上传时间: 2013-04-24
上传用户:亚亚娟娟123
闸流管和双向可控硅应用的十条黄金原则 中文的,很值得学习
上传时间: 2013-08-02
上传用户:270189020
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:JIUSHICHEN
随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。 @@ 目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。 @@ 本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。 @@ 基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的三态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。 @@ 最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。 @@关键词:高速实时信号处理;FPGA;Virtex-5;嵌入式系统;MicroBlaze
上传时间: 2013-05-17
上传用户:wangchong
近年来,以FPGA为代表的数字系统现场集成技术取得了快速的发展,FPGA不但解决了信号处理系统小型化、低功耗、高可靠性等问题,而且基于大规模FPGA单片系统的片上可编程系统(SOPC)的灵活设计方式使其越来越多的取代ASIC的市场。传统的通用信号处理系统使用DSP作为处理核心,系统的可重构型不强,FPGA解决了这一问题,并且现有的FPGA中,多数已集成DSP模块,结合FPGA较强的信号并行处理特性使其与DSP信号处理能力差距很小。因此,FPGA作为处理核心的通用信号处理系统具有很强的可实施性。 @@ 基于上述要求,作者设计和完成了一个基于多FPGA的通用实时信号处理系统。该系统采用4片XC3SD1800A作为处理核心,使用DDR2 SDRAM高速存储实时数据。作者通过全面的分析,设计了核心板、底板和应用板分离系统架构。该平台能够根据实际需求进行灵活的搭配,核心板之间的数据传输采用了LVDS(低电压差分信号)技术,从而使得数据能够稳定的以非常高的速率进行传输。 @@ 本系统属于高速数字电路的设计范畴,因此必须重视信号完整性的设计与分析问题,作者根据高速电路的设计惯例和软件辅助设计的方法,在分析和论证了阻抗控制、PCB堆叠、PCB布局布线等约束的基础上,顺利地完成了PCB绘制与调试工作。 @@ 作为系统设计的重要环节,作者还在文中研究了在系统设计过程中出现的电源完整性问题,并给出了解决办法。 @@ LVDS高速数据通道接口和DDR2存储器接口设计决定本系统的使用性能,本文基于所选的FPGA芯片进行了详细的阐述和验证。并结合系统的核心板和底板,完成了应用板,视频图像采集、USB、音频、LCD和LED矩阵模块显示等接口的设计工作,对其中的部分接口进行了逻辑验证。 @@ 经过测试,该通用的信号处理平台具有实时性好、通用性强、可扩展和可重构等特点,能够满足当前一些信号处理系统对高速、实时处理的要求,可以广泛应用于实时信号处理领域。通过本平台的研究和开发工作,为进一步研究和设计通用、实时信号处理系统打下了坚实的基础。 @@关键词:通用实时信号处理;FPGA;信号完整性;DDR2;LVDS
上传时间: 2013-05-27
上传用户:qiaoyue