虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

存储方案

  • 请求页式存储管理 操作系统课程设计 设计一个请求页式存储管理方案。并编写模拟程序实现之。页面淘汰算法采用 FIFO页面淘汰算法

    请求页式存储管理 操作系统课程设计 设计一个请求页式存储管理方案。并编写模拟程序实现之。页面淘汰算法采用 FIFO页面淘汰算法,并且在淘汰一页时,只将该页在页表中抹去。而不再判断它是否被改写过,也不将它写回到辅存

    标签: FIFO 存储管理 算法

    上传时间: 2016-08-07

    上传用户:yy541071797

  • 实验要求:设计一个请求页式存储管理方案

    实验要求:设计一个请求页式存储管理方案,并编写模拟程序实现之。用随机数产生器生成一个指令系列。页面淘汰算法采用FIFO算法。

    标签: 实验 存储管理 方案

    上传时间: 2016-08-09

    上传用户:lifangyuan12

  • DSP片外高速海量SDRAM存储系统设计方案

    DSP片外高速海量SDRAM存储系统设计方案

    标签: SDRAM DSP 海量 存储系统

    上传时间: 2013-12-18

    上传用户:youth25

  • 网件NAS存储解决方案

    网件NAS存储解决方案,非常适合刚刚开始学习NAS网络存储的读者

    标签: NAS 存储 方案

    上传时间: 2013-12-24

    上传用户:asdkin

  • 设计一个请求页式存储管理方案。并编写模拟程序实现。 产生一个需要访问的指令地址流。它是一系列需要访问的指令的地址。为不失一般性

    设计一个请求页式存储管理方案。并编写模拟程序实现。 产生一个需要访问的指令地址流。它是一系列需要访问的指令的地址。为不失一般性,你可以适当地(用人工指定地方法或用随机数产生器)生成这个序列。为简单起见,页面淘汰算法采用FIFO页面淘汰算法,并且在淘汰一页时,只将该页在页表中抹去。而不再判断它是否被改写过,也不将它写回到辅存。 具体的做法可以是: 产生一个需要访问的指令地址流; 指令合适的页面尺寸(例如以 1K或2K为1页); 指定内存页表的最大长度,并对页表进行初始化; 每访问一个地址时,首先要计算该地址所在的页的页号,然后查页表,判断该页是否在主存——如果该页已在主存,则打印页表情况;如果该页不在主存且页表未满,则调入一页并打印页表情况;如果该页不在主存且页表已满,则按FIFO页面淘汰算法淘汰一页后调入所需的页,打印页表情况;逐个地址访问,直到所有地址访问完毕。

    标签: 访问 存储管理 地址

    上传时间: 2017-01-05

    上传用户:奇奇奔奔

  • 介绍高速存储示波器实现方案

    介绍高速存储示波器实现方案,DSO有许多模拟示波器没有的控制机构。

    标签: 高速存储 示波器 实现方案

    上传时间: 2013-12-19

    上传用户:kristycreasy

  • 本应用指南讲述 Spartan-3E 系列中的串行外设接口 (SPI) 配置模式。SPI 配置模式拓宽了 SpartanTM-3E 设计人员可以使用的配置解决方案。SPI Flash 存储器件引脚少

    本应用指南讲述 Spartan-3E 系列中的串行外设接口 (SPI) 配置模式。SPI 配置模式拓宽了 SpartanTM-3E 设计人员可以使用的配置解决方案。SPI Flash 存储器件引脚少、封装外形小而 且货源广泛。本指南讨论用 SPI Flash 存储器件配置 Spartan-3E FPGA 所需的连接,并且介绍 SPI 模式的配置流程。本指南还提供一种实用工具,用于在原型开发过程中对选定的 STMicroelectronics 和 Atmel SPI 器件进行在系统编程。

    标签: SPI SpartanTM Spartan Flash

    上传时间: 2014-01-24

    上传用户:wangchong

  • 本文详细较研究了DAS、NAS、SAN、iSCSI四种存储解决方案

    本文详细较研究了DAS、NAS、SAN、iSCSI四种存储解决方案,分析其优缺点,为不同规模和需求的商业企业选择存储解决方案提出了建议。

    标签: iSCSI DAS NAS SAN

    上传时间: 2013-12-23

    上传用户:小鹏

  • 基于DSP2407 开发板实现SD_card存储的电路方案设计源码

    基于DSP2407 开发板实现SD_card存储的电路方案设计源码基于DSP2407 开发板实现SD_card存储的电路方案设计源码

    标签: dsp2407 开发板

    上传时间: 2022-01-06

    上传用户:

  • 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

    随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。

    标签: SerialATA FPGA 嵌入式系统

    上传时间: 2013-04-24

    上传用户:sz_hjbf