虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

天线接收

  • 2.4GHz天线选型及设计(英文).rar

    这是在网上找的关于2.4G天线的设计方法,对于在设计2.4G天线的同事应该有点帮助

    标签: 2.4 GHz 天线

    上传时间: 2013-06-16

    上传用户:古谷仁美

  • 超高频射频识别标签基准测试研究.rar

    射频识别(Radio Frequency Identification,RFID)是一种允许非接触式数据采集的自动识别技术。其中工作在超高频(Ultra High Frequency,UHF)频段的无源RFID系统,由于在物流与供应链管理等领域的潜在应用,近年来得到了人们的广泛关注。这种系统所使用的无源标签具有识别距离长、体积小、成本低廉等突出特点。目前在市场上出现了各种品牌型号的UHF RFID无源标签,由于不同品牌型号的标签在设计与制造工艺上的差异,这些标签在性能表现上各不相同,这就给终端用户选择合适自己应用的标签带来了困难。RFID基准测试就是在实际部署RFID系统前对RFID标签的性能进行科学评估的有效手段。然而为了在常规实验室条件下得到准确公正的测试结果,需要对基准测试的性能指标及测试方法学开展进一步的研究。本文正是研究符合EPC Class1 Gen2标准的RFID标签基准测试。 本文首先分析了当前广泛应用的超高频无源RFID标签基准测试性能指标与测试方法上的局限性与不足之处。例如,在真实的应用环境中,由于受到各种环境因素的影响,对同一品牌型号的标签,很难得到一致的识读距离测试结果。另外,在某些测试场景中,使用识读速率作为测试指标,所得到的测试结果数值非常接近,以致分辨度不足以区分不同品牌型号标签的性能差异。在这些分析基础上,本文把路径损耗引入了RFID基准测试,通过有限点的测量与数据拟合分别得到不同类型标签的路径损耗方程,结合读写器天线的辐射方向图,进一步得到各种标签受限于读写器接收灵敏度的覆盖区域。无源标签由于其被动式能量获取方式,其实际工作区域仍然受限于前向链路。本文通过实验测试出这些标签的最小激活功率后,得出了各种标签在一定读写器发射功率下的激活区域。完成这些步骤后,根据这两种区域的交集可以确定标签的工作区域,从而进行标签间的比较并达到基准测试的目的,并能找出限制标签工作范围的瓶颈。 本文最后从功率损耗的角度研究了标签之间的相互干扰,为用户在密集部署RFID标签的场景中设置标签之间的最小间隔距离具有重要的参考意义。

    标签: 超高频 射频识别 基准测试

    上传时间: 2013-04-24

    上传用户:hbsunhui

  • 扩频信号空域抗干扰滤波、码捕获的设计与FPGA实现.rar

    直接序列扩频通信技术,具有抗干扰、保密性强、可实现码分多址通信和高精度测量的优点,其中信号的快速捕获是扩频体制的关键。扩频系统虽然本身具有抗干扰能力,但在强干扰情况下,系统性能将严重恶化,大大影响捕获的精度,甚至无法捕获。因此,在接收机接收到信号以后,在捕获前可以利用自适应天线阵进行抗干扰滤波,增强系统的抗干扰能力。同时,抗干扰滤波可能会对扩频信号的捕获带来一定的影响,对这个问题也需要进行分析。 本文取材于“GPS空域抗干扰接收机”研究课题,以该课题为背景,从扩频信号捕获的角度出发,利用仿真数据,针对自适应天线阵抗干扰滤波和捕获进行Matlab仿真,研究分析不同的抗干扰滤波方案对扩频信号捕获产生的影响,确定FPGA设计方案,在ISE中将设计方案实现为具体的VHDL程序,并通过Modelsim仿真比对,为“GPS空域抗干扰接收机”课题研究中方案的确定提供了技术支撑。

    标签: FPGA 扩频信号 抗干扰

    上传时间: 2013-04-24

    上传用户:diets

  • 软件无线电中数字下变频技术研究及FPGA实现.rar

    软件无线电(SDR,Software Defined Radio)由于具备传统无线电技术无可比拟的优越性,已成为业界公认的现代无线电通信技术的发展方向。理想的软件无线电系统强调体系结构的开放性和可编程性,减少灵活性著的硬件电路,把数字化处理(ADC和DAC)尽可能靠近天线,通过软件的更新改变硬件的配置、结构和功能。目前,直接对射频(RF)进行采样的技术尚未实现普及的产品化,而用数字变频器在中频进行数字化是普遍采用的方法,其主要思想是,数字混频器用离散化的单频本振信号与输入采样信号在乘法器中相乘,再经插值或抽取滤波,其结果是,输入信号频谱搬移到所需频带,数据速率也相应改变,以供后续模块做进一步处理。数字变频器在发射设备和接收设备中分别称为数字上变频器(DUC,Digital Upper Converter)和数字下变频器(DDC,Digital Down Converter),它们是软件无线电通信设备的关键部什。大规模可编程逻辑器件的应用为现代通信系统的设计带来极大的灵活性。基于FPGA的数字变频器设计是深受广大设计人员欢迎的设计手段。本文的重点研究是数字下变频器(DDC),然而将它与数字上变频器(DUC)完全割裂后进行研究显然是不妥的,因此,本文对数字上变频器也作适当介绍。 第一章简要阐述了软件无线电及数字下变频的基本概念,介绍了研究背景及所完成的主要研究工作。 第二章介绍了数控振荡器(NCO),介绍了两种实现方法,即基于查找表和基于CORDIC算法的实现。对CORDIc算法作了重点介绍,给出了传统算法和改进算法,并对基于传统CORDIC算法的NCO的FPGA实现进行了EDA仿真。 第三章介绍了变速率采样技术,重点介绍了软件无线电中广泛采用的级联积分梳状滤波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)补偿法,对前者进行了基于Matlab的理论仿真和FPGA实现的EDA仿真,后者只进行了基于Matlab的理论仿真。 第四章介绍了分布式算法和软件无线电中广泛采用的半带(half-band,HB)滤波器,对基于分布式算法的半带滤波器的FPGA实现进行了EDA仿真,最后简要介绍了FIR的多相结构。 第五章对数字下变频器系统进行了噪声综合分析,给出了一个噪声模型。 第六章介绍了数字下变频器在短波电台中频数字化应用中的一个实例,给出了测试结果,重点介绍了下变频器的:FPGA实现,其对应的VHDL程序收录在本文最后的附录中,希望对从事该领域设计的技术人员具有一定参考价值。

    标签: FPGA 软件无线电 数字下变频

    上传时间: 2013-06-30

    上传用户:huannan88

  • LED调光-DMX512灯光协义接收控制.rar

    LED调光-DMX512灯光协义接收控制.对做LED的DMX调光很帮助的

    标签: LED DMX 512

    上传时间: 2013-04-24

    上传用户:米卡

  • 软件无线电中用FPGA实现信道纠错码的设计

    软件无线电是近几年来提出的一种实现通信的新概念和体制。它的核心是:将宽带A/D和D/A变换器尽可能地靠近天线,各种功能尽可能地采用软件进行定义。因此它具有很强的灵活性、开放性和兼容性,是目前研究的热点。  本文将对软件无线电的编译码部分加以叙述,提出了在VHF/UHF软件无线电接收/发送样机中的编译码方案及其具体的实现方法。该部分包括发射端的汉明(8,4,4)编码、RS(100,81)编码、卷积(2,1,6)编码,以及在接收端相对应的汉明译码、RS译码、Viterbi译码等。  本文首先介绍软件无线电的发展概况和VHF/UHF软件无线电接收/发送样机的总体方案,然后按照编译码部分的功能模块逐章说明其实现的方法,最后对该部分的设计和实现加以总结。

    标签: FPGA 软件无线电 信道 纠错码

    上传时间: 2013-04-24

    上传用户:fling_up

  • 基于51单片机的红外发射与接收系统方案设计

    本文具体讲解基于51单片机的红外发射与接收系统方案设计,利用红外探头进行远距离红外发射接收

    标签: 51单片机 红外发射 接收系统 方案设计

    上传时间: 2013-07-13

    上传用户:boyaboy

  • 2.4G_PCB天线设计

    此文档中讲了几种常用2.4G天线类型,还有用PCB铜皮做2.4G天线设计的方法,教你怎么样用PCB铜皮做天线。

    标签: G_PCB 2.4 天线设计

    上传时间: 2013-06-25

    上传用户:exxxds

  • 短波电台扩频—自适应天线抗干扰系统的设计及FPGA实现

    自适应天线技术、扩频技术是提高通信系统抗干扰能力的有效手段.本课题短波电台扩频-自适应天线抗干扰系统的目的是将自适应天线技术与扩频技术结合起来,使短波通信系统具有对抗各种干扰的性能,保证在恶劣的电磁环境中实现正常通信.本文主要工作如下:·研究了强干扰环境下的PN码同步,给出了设计中关键指标的选取原则;·分析了参考信号提取的原理,提出了适合于本课题的设计方案;·给出了扩频伪随机码PN1、导引信号伪随机码PN2的选取方法;·基于FPGA,给出了系统设计中PN码同步,参考信号提取的具体实现.

    标签: FPGA 短波电台 扩频 天线抗干扰

    上传时间: 2013-04-24

    上传用户:zzbbqq99n

  • 基于FPGA的机载二次雷达硬件系统

    二次雷达(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和军事敌我识别(Identification Friend or Foe)系统中的关键部分,由于这两个应用领域都要求很高的可靠性和稳定性,因此,二次雷达一直是国内外雷达信号处理领域的研究热点.传统的机载二次雷达应答器普遍采用中小规模集成电路和分立元件设计,其稳定性和可靠性差,实时处理能力也很有限,无法完成高密度、大容量的应答.针对这些缺陷,本论文提出一种全新的应答数字信号处理器硬件结构,即FPGA+DSP的混合结构.这种硬件体系结构的特点是可靠性高,集成度高,通用性强,适于模块化设计,处理速度快,能实时处理多个应答信号,以及进行置信度分析和生成报表.此项目中,本文作者主要负责FPGA部分硬件设计.FPGA主要完成双通道数据采集、产生视频信号和旁瓣抑制信号、计算当前飞机相对本地接收天线的方位和距离、与DSP实时交换数据、上传报表等功能.论文详细分析了接收机信号处理算法在FPGA中的硬件实现方案,在提高系统可靠性、坚固性以及FPGA资源的合理利用方面做了深入的探讨.同时给出不同层次关键模块的HDL实现及其时序仿真结果.

    标签: FPGA 机载 二次雷达 硬件系统

    上传时间: 2013-04-24

    上传用户:西伯利亚狼