多通道传输
共 81 篇文章
多通道传输 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 81 篇文章,持续更新中。
CAD完整安装包
完整永久CAd安装包,
<p style="margin-top:0px;margin-bottom:0px;padding:0px;color:#666666;font-family:微软雅黑, 宋体, arial;font-size:14px;line-height:24px;white-space:normal;background-color:#FFFFFF;">
AutoCAD2012
印制电路板雕刻机简介与适用范围
使用电路板雕刻机,可快速制作电路板样品,缩短研发时间,设备体积小不占空间,且无污染。它适合数字、模拟、RF及一般电路板的制作,可做到电路板钻孔、线路雕刻、外形切割一机多功。
DN426 6通道工业监控应用的SAR ADC
<p>
</p>
<div>
The 14-bit LTC2351-14 is a 1.5Msps, low power SARADC with six simultaneously sampled differential inputchannels. It operates from a single 3V supply and featuressix independent
4-20mA,0-10V电流~电压模拟信号光电隔离放大器
iso u-p-o 系列直流电压信号隔离放大器是一种将电压信号转换成按比例输出的隔离电流或电压信号的混合集成电路。该ic内部含有一组高隔离的dc/dc电源和电压信号高效率耦合隔离变换电路等,可以将直流电压小信号进行隔离放大(u/u)输出或直接转换为直流电流(u /i)信号输出。较大的输入阻抗(≥1 mω),较强的带负载能力(电流输出>650ω,电压输出≥2k&o
COOLMOS_原理结构
看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下:<br />
对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,R
一种基于LBT的分布式图像压缩算法
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较
双通道通用精密运算放大器评估板
<div>
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br />
<img al
在AD9981上实现自动失调功能
<div>
AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在“后肩”期间)输出代码和目标代码作比较,然后上调或下调失调以进行
基于ADuC7061的高精度PLC模拟前端设计
<span id="LbZY">针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据
基于改进粒子群算法的舰船电力系统网络重构
<span id="LbZY">舰船电力系统网络重构可以看作为一个多目标、多约束、多时段、离散化的非线性规划最优问题。根据舰船电力系统特点,提出了一种改进的粒子群优化算法。在传统粒子群算法的基础上,运用混沌优化理论进行初始化粒子的初始种群,提升初始解质量;同时,引进遗传操作以改进粒子群算法易陷入局部极值的缺点。通过对典型的模型仿真表明,该算法具有更好的寻优性能,并且有效地提高了故障恢复的速度与精度
PSoC在时间谱采集电路中的应用
<span id="LbZY">在脉冲中子氧活化测井仪中,伽马射线时间谱的采集是仪器至为关键的部分。伽马射线时间谱采集电路常用的设计采用单片机与CPLD组合的方案,CPLD实现伽马射线计数,单片机则负责数据的处理、传输等工作。基于单片PSoC芯片的新方案,设计了伽马射线时间谱采集电路,实现了同样的功能。功能考核和高温考核证明,该方案有效、可靠,解决了高温CPLD价格昂贵且难以购买的问题,同时还能减
MT-009 数据转换器代码——您能解译这些代码吗?
模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
传输线变压器在射频功率放大器中的应用
<div>
介绍由传输线变压器(又称为魔T 混合网络) 构成功率合成和功率分配的工作原理以及在射频大功率放大器中的应用。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12021G64640104.jpg" />
基于第二代电流传输器的积分器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">介绍了一种基于低压、宽带、轨对轨、自偏置CMOS第二代电流传输器(CCII)的电流模式积分器电路,能广泛应用于无线通讯、
一种简单可靠离散量信号电路的设计和实现
<span id="LbZY">基于目前航空电子设备离散量输入/输出电路实现复杂,分立器件多,高低温下参数不一致等现象,通过对比分析典型离散量电路,提出了一种简单、高可靠性的离散量信号电路设计,同时由于典型离散量输出电路故障率较高,提出了一种离散量输出信号的过流保护电路设计思路,采用电路仿真软件Multisim进行了功能仿真、容差分析,在实际工程应用中各项实验结果证明,该电路满足实际使用要求,具有
对非整周期正弦波形信噪比计算方法的研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以双音多频信号为例,通过运用快速傅里叶变换和Hanning窗等数学方法,分析了信号频率,电平和相位之间的关系,推导出了计算非整周期正弦波形信噪比的算法,解决了数字信号处理中非整周期正弦波形信噪比计算精度低下的问题。以C
节目传输调度系统的电磁兼容性研究
<p>
文中在阐释电磁干扰及电磁兼容性的基础上,结合工程实践,分析了处于强电磁环境中的节目传输调度系统干扰信号的耦合路径,就抑制系统内外的电磁干扰、改善和提高系统的电磁兼容性指标的措施进行了论证。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q502095Y.jpg" /></p>
运算放大器增益稳定性第2部分-DC增益误差分析
<div>
在第 1 部分中,我们计算了频率域中非反相运算放大器结构的闭环传输函数。特别是,我们通过假设运算放大器具有一阶开环响应,推导出了传输函数。计算增益误差时,振幅响应很重要。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130319152240J3.jpg" style="width: 441px; height: 27
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性