FPGA进行脉冲控制的多个源代码实例
pulse_sequence.vhd 并行脉冲控制器\r\nlight.vhd.vhd 交通脉冲控制器\r\ndivision1.vhd 电压脉冲控制器中的分频\r\nad.vhd 电压脉冲控制器中的A/D控制\r\ncode.vhd 电压脉冲控制器中的脉冲运算模块\r\nvoltage2.bdf ...
pulse_sequence.vhd 并行脉冲控制器\r\nlight.vhd.vhd 交通脉冲控制器\r\ndivision1.vhd 电压脉冲控制器中的分频\r\nad.vhd 电压脉冲控制器中的A/D控制\r\ncode.vhd 电压脉冲控制器中的脉冲运算模块\r\nvoltage2.bdf ...
随着半导体技术以及计算机软硬件技术的飞速发展,对于图像的显示和控制技术也呈现出越来越多的方式。文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的模块来协同从...
多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。 ...
555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 ...
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接...