虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

多核处理器

多核处理器是指在一枚处理器中集成两个或多个完整的计算引擎(内核),此时处理器能支持系统总线上的多个处理器,由总线控制器提供所有总线控制信号和命令信号。多核技术的开发源于工程师们认识到,仅仅提高单核芯片的速度会产生过多热量且无法带来相应的性能改善,先前的处理器产品就是如此。他们认识到,在先前产品中以那种速率,处理器产生的热量很快会超过太阳表面。即便是没有热量问题,其性价比也令人难以接受,速度稍快的处理器价格要高很多。
  • TMS320C6678多核间通信

    TMS320C6678多核间通信 TMS320C6678多核间通信

    标签: tms320c6678 通信

    上传时间: 2022-06-24

    上传用户:20125101110

  • TMS320C6678的EMIF16多核程序烧写的软件使用说明

    TMS320C6678的EMIF16多核程序烧写的软件使用说明             

    标签: tms320c6678 emif

    上传时间: 2022-07-09

    上传用户:zhaiyawei

  • 曙光天阔服务器I840R-H

    曙光天阔I840r-H服务器是曙光公司最新推出的一款支持英特尔最新四路多核处理器的企业级服务器,创新的全独立总线可彻底释放多至4颗64位Intel XeonMP多核处理器(包括Intel最新推出的Dunnington CPU)的强劲性能,最高达256GBFB-DIMM内存和具备可选集成高性能RAID的8块热插拔2.5寸SAS磁盘或5块热插拔3.5寸SAS磁盘,提供强大的功能以运行关键任务,满足资源密集型应用的需要。先进的管理和存储技术,具有更好的可扩充性和高可用性。作为曙光天阔系列服务器中的高端产品,I840r-H多核服务器是高端企业级用户的最佳选择,非常适用于金融、证券、交通、邮政、电信、能源等对服务器性能、可扩展性及可靠性要求苛刻的行业数据中心和远程的企业环境。

    标签: 840 R-H 曙光 服务器

    上传时间: 2013-12-10

    上传用户:zhangxin

  • RF WCDMA 基准比较测试白皮书

      概览   通过与传统的仪器进行比较,了解软件定义的PXI RF仪器在速度上的优势。如WCDMA测量结果所示,基于多核处理器并行执行的labview测量算法与传统仪器相比可以实现明显的速度提升。   介绍   你在早晨7:00伴着摇滚音乐的声音醒来,收音机闹钟里的RDS接收器提示你正在收听来自Guns N’ Roses 乐队的Welcome to the Jungle。然后,在你品尝咖啡期时,可以在书房通过WLAN接收器来查收邮件。当准备好工作后,你走出家门,使用一个315MHz的FSK发射机来打开车锁。坐到车里,驶上道路,你又可以享受无线电收音机所提供的没有广告的娱乐节目。稍后,你会通过蓝牙耳机会与车内的3G手机建立连接。几分钟内,车载的GPS导航仪可以修正你当前的3D位置,并向你指示路径。GPS接收机传出的声音提示你需要驶入收费公路,同时RFID接收器将自动收取相应的过路费。   RF技术无处不在。即便作为一个普通的消费者,每时每刻都会受其影响,更不要说一个RF测试工程师了。无线设备的成本大幅降低,可以让业余的时间变得更轻松,但是在设计下一代RF自动测试系统时,将会带来更多的挑战。工程项目所面临的降低测试成本的挑战,比以往任何时候都严峻。因此,当前的自动测试系统所关注的焦点在于减少整体的测试时间。

    标签: WCDMA RF 基准 比较

    上传时间: 2013-10-09

    上传用户:wangrong

  • 一个很有名的硬件模拟器。可以模拟CPU

    一个很有名的硬件模拟器。可以模拟CPU,cache,以及内存等。支持多核处理器的模拟。

    标签: CPU 模拟 硬件

    上传时间: 2014-10-30

    上传用户:han_zh

  • 关于Cache一致性的研究进展

    集成电路设计以及制造业的不断发展,使得在单个芯片上集成多个处理器内核成为了可能。近年来多核处理器的发展过程中,多个内核对共享数据的访问一直存在数据冲突问题,也就是缓存(Cache)出现不一致情况。Cache 一致性协议就是为了解决这种不一致现象,使得内核可以实时访问到正确的数据。      本文在简单介绍Cache一致性之后,总结了三种改进的Cache一致性协议。第一种介绍了一致性协议与片上互联协议相协同的设计将多核架构与片上互联方式相结合,最终实现低延迟、高带宽、可扩展等特性。第二种提出了基于分层架构的混合一致性协议,将两种传统一致性协议进行了有效地结合。在第一层共享总线架构结构上采用总线监听一致性协议,第二层互联网络架构的结构上采用基于目录的一致性协议。该协议即解决了共享总线架构的总线带宽问题,又解决了基于目录的一致性协议中目录所占存储空间过大的问题,表现出了优良的性能。第三种是基于 Token 的动态可重构 Cache一致性协议,通过相关结果表明基于 Token 的动态可重构 Cache 一致性协议将能够有效的应用到众核处理器结构中。

    标签: Cache

    上传时间: 2016-11-28

    上传用户:Nicole_K

  • RT-Thread的驱动框架介绍

    N-Thread简介RT-Thread,来自中国的开源实时操作系统延生于2006年:硬实时操作系统核心;,低资源占用的软件系统平台;o RTThread本自依赖于社区方式发展,开源、永远开源:(GPv2许可证)社区多样性的发展万式支持众多的处理器:ARM7TDMI.ARM920T.ARM926EJ-SEIARM Cortex;MIPS外理器:PowerPC/x86/NIOSIII众多发展方向:微处理器:带MMU的处理器;甚至是多核处理器N-Thread目前驱动框架。基于名  对象化设备模型:上层应用A 查找相应设备名获得设备句柄即可采用标准的设备接口进行硬件 的访问操作;NThread目前驱动框架口通过 套设备模型,可以做到应用与底层设备的无关性。口当前支持:符设备,块设备、网络设备、声音设备等。改进需水,实际设备 还有很多;,随着支持平台增多,驱动维护变得困难;>如何得到一个剪表方便,驱动容易编写的框架;,更多的面向对象特性,H象操作方法形成ops列表;© 改进目标,设备驱动模型应能够覆盖大多数设例如串D,CAN,以太网,USB,SPI设备,SDIO设备,Fas备,LCD图形设备。针对于上层应用,其操作接口精简而统一;针劝底层驱动,易于编写,要辑结构清晰。能够重用已有的设备驱动;

    标签: RT-Thread

    上传时间: 2022-06-22

    上传用户:jason_vip1

  • 高速实时信号处理系统的FPGA软件设计与实现.rar

    随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。 @@ 目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。 @@ 本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。 @@ 基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的三态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。 @@ 最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。 @@关键词:高速实时信号处理;FPGA;Virtex-5;嵌入式系统;MicroBlaze

    标签: FPGA 实时信号 处理系统

    上传时间: 2013-05-17

    上传用户:wangchong

  • Actel SmartFusion智能混合信号FPGA背景介绍

    Actel SmartFusion智能混合信号FPGA在单个器件中整合了已经获验证且高度灵活的ProASIC®3 FPGA架构、先进的混合信号功能以及一个ARM® Cortex™-M3硬核处理器。SmartFusion能够为嵌入式系统设计人员提供了多达50万门用户逻辑、13.8 Kb的通用FPGA RAM、众多系统外设和可编程模拟电路,以及一个包含了100 MHz Cortex-M3处理器(64 Kb SRAM 和 512 Kb闪存)的微控制器子系统(MSS)。

    标签: SmartFusion Actel FPGA 智能混合

    上传时间: 2013-04-24

    上传用户:00.00

  • 基于FPGA的32位RISC处理器设计与实现

    随着SOC技术、IP技术以及集成电路技术的发展,RISC软核处理器的研究与开发设计开始受到了人们的重视。基于FPGA的RISC软核处理器在各个行业开始得到了广泛的应用,特别是在一些基于FPGA的嵌入式系统中有着越来越广泛的应用前景。 该论文在研究了大量国内外技术文献的基础上,总结了RISC处理器发展的现状与水平。认真分析了RISC处理器的基本结构,包括总线结构,流水线处理的原理,以及流水线数据通路和流水线控制的原理;并详细分析了该设计采用的指令集——MIPS指令集的内在结构。设计出了一个32位RISC软核处理器,这个软核处理器采用五级流水线结构,能完成加法、减法、逻辑与、逻辑或、左移右移等算术逻辑操作,以及它们的组合操作。通过软件仿真和在Altera的FPGA开发板上进行验证,证明了所设计的32位RISC处理器能准确的执行所选用的MIPS指令集,运行速度能达到30MHz,功能良好。 通过对所设计对象特点及其可行性的研究,选用了Altera公司QuartusⅡ软件作为设计与仿真验证的环境。在设计方法上,该课题采用了自顶向下的设计方法。在设计过程中采用了边设计边验证这种设计与验证相结合的设计流程,大大提高了设计的可靠性。该课题在设计过程中还提出了两个有效的设计思路:第一是在32位寄存器的设计中利用FPGA的内部RAM资源来设计,减少了传输延时,提高了运行速度,并大大减少了对FPGA内部资源的占用;第二是在系统架构上采用了柔性化的设计方法,使得设计可以根据实际的需求适当的增减相应的部件,以达到需求与性能的统一。这两个方法都有效地解决了设计中出现的问题,提高了处理器的性能。

    标签: FPGA RISC 处理器

    上传时间: 2013-07-21

    上传用户:caozhizhi