题目:电子时钟的设计 一、实验目的: 1. 掌握多位计数器相连的设计方法。 2. 掌握十进制、六十进制、二十四进制计数器的设计方法。 3. 继续巩固多位数码管的驱动及编码。 4. 掌握扬声器的驱动 5. 掌握EPLD技术的层次化设计方法 二、实验要求: 1.用时、分、秒计数显示功能,以24小时循环计时。 2.具用清零,调节小时、分钟功能。 3.具用整点报时功能。
上传时间: 2013-12-23
上传用户:yyq123456789
根据freescale XXDZ60的多用途时钟发生器的设置原理,FEI->PEE模式变化的寄存器设置,总线频率由外部晶振的4M调整为10M MCGOUT
上传时间: 2016-09-01
上传用户:gaojiao1999
汇编语言编写DS1302充电时钟,time是多字节读写,timexie是多字节写,timedu是单字节读
上传时间: 2013-12-03
上传用户:LouieWu
基于FPGA的多功能电子时钟的设计很经典的哦
上传时间: 2016-09-24
上传用户:zhaoq123
多功能时钟/日历芯片PCF8563并同AT89C51结合
上传时间: 2016-10-07
上传用户:2525775
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中断+查询的方式 6:总是由主机向从机发送一个数据包,从机收到数据包后向主机回复一个数据包 7:不管是主机还是从机,如果收到的数据包有任何错误,都将丢弃该数据包,等效于没有接收 8:从机之间不能相互通讯,必须通过主机才能交换数据 9:无效地址是0,主机地址是1,从机地址是2.3.4......广播地址是255
上传时间: 2014-01-13
上传用户:ddddddos
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中断+查询的方式 6:总是由主机向从机发送一个数据包,从机收到数据包后向主机回复一个数据包 7:不管是主机还是从机,如果收到的数据包有任何错误,都将丢弃该数据包,等效于没有接收 8:从机之间不能相互通讯,必须通过主机才能交换数据 9:无效地址是0,主机地址是1,从机地址是2.3.4......广播地址是255
上传时间: 2014-01-11
上传用户:zhyiroy
用C语言写的时钟,就这麽多 就这麽多
上传时间: 2016-11-22
上传用户:stvnash
利用DS3102时钟芯片跟12864液晶制作简单的多功能万年历,可以自动调整精确的时间日期;利用独立式键盘设置时间跟日期,多次可开关控制定时功能。
上传时间: 2016-11-27
上传用户:13517191407
多功能电子时钟,具有时间显示,时间调整等功能。
上传时间: 2016-12-03
上传用户:赵云兴