增益可变运放
共 87 篇文章
增益可变运放 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 87 篇文章,持续更新中。
ADI的一款轨到轨运放
单电源供电,低噪声,轨到轨输入、输出,低功耗运放。
AD603程控增益放大器的全部资料
AD603程控增益放大器的全部资料介绍 电子开发必备
模拟cmos集成电路设计(design of analog
<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&
低频接收机自动增益控制电路的分析与设计
<p>
</p>
<div>
文章在分析电路噪声、等效噪声输入带宽和自动增益控制原理的基础上, 介绍了一种低频接收机自动增益控制电路的设计。
高增益K波段MMIC低噪声放大器
<p>
</p>
<div>
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB
基于Multisim 10的共射极放大器设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">利用Multisim 10仿真软件对共射极放大电路进行了计算机辅助设计和仿真。运用直流工作点对静态工作点进行了分析和设定;利用波特图示仪分析了电路的频率特性;对电压增益、输入电阻和输出电阻进行了仿真测试,测试结果和理论
建立一个双视频放大器的高增益带宽积运算放大器
<div>
Abstract: Build a composite amplifier featuring high gain, wide bandwidth, good DC accuracy and low distortion
第6章 放大电路中的反馈
§6.1 反馈的基本概念及判断方法 §6.2 负反馈放大电路的四种基本组态 §6.3 方块图及一般表达式 §6.4 深度负反馈放大电路的增益 §6.5 负反馈对放大电路性能的影响 §6.6 负反馈放大电路的稳定性 §6.7 放大电路中其他形式的反馈
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
TI运放选型
TI运放选型
OPA227-高精度低噪声运放
常见运放好用
模拟集成电路及其应用(运放讲解清晰)
我见过的讲解最清晰易懂的运放资料,值得下载
运放稳定性:第一部分
接上一篇
利用PCM2702 DIY的一个USB耳放
利用PCM2702 DIY的一个USB耳放
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
基于锁相放大原理的微弱信号检测电路
<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简
DN494 - 驱动一个低噪声、低失真18位、1.6Msps ADC
<div>
LTC®2379-18 是一款 18 位、1.6Msps SAR ADC,具有极高的 SNR (101dB) 和 THD (–120dB)。该器件还具有一种独特的数字增益压缩功能,因而免除了在 ADC驱动器电路中增设一个负电源的需要。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-13052
集成运放开发应用电路设计360例
集成运放开发应用电路设计360例
运算放大器增益稳定性第3部分-AC增益误差分析
<div>
本小节将回顾运算放大器增益带宽乘积 (GBWP) 即 G×BW 概念。在计算 AC闭环增益以前需要 GBWP 这一参数。首先,我们需要 GBWP(有时也称作GBP),用于计算运算放大器闭环截止频率。另外,我们在计算运算放大器开环响应的主极点频率 f0 时也需要 GBWP。在 f0 以下频率,第 2 部分的 DC 增益误差计算方法有效,因为运算放大器的开环增益为恒定;该增益
2~4 GHz波段低噪声放大器的仿真设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">利用pHEMT工艺设计了一个2~4 GHz宽带微波单片低噪声放大器电路。本设计中采用了具有低噪声、较高关联增益、pHEMT技术设计的ATF-54143晶体