噪声频率
共 171 篇文章
噪声频率 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 171 篇文章,持续更新中。
ADI的一款轨到轨运放
单电源供电,低噪声,轨到轨输入、输出,低功耗运放。
微弱信号选频放大电路的研制
<div>
为提高弱信号检测中的信噪比, 常采用选频放大电路放大微弱信号, 然后利用自相关检测技术只提取所需信号, 抑制噪声干扰信号。
模拟cmos集成电路设计(design of analog
<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&
信号分离电路(ppt)
<P>第四章 信号分离电路<BR> <BR>第四章 信号分离电路第一节 滤波器的基本知识<BR>一、滤波器的功能和类型<BR>1、功能:滤波器是具有频率选择作用的电路或运算处理系统,具有滤除噪声和分离各种不同信号的功能。<BR>2、类型:<BR>按处理信号形式分:模拟滤波器和数字滤波器<BR>按功能分:低通、高通、带通、带阻<BR>按电路组成分:LC
模电应知应会200问
<p>
1、半导体材料制作电子器件与传统的真空电子器件相比有什么特点?<br />
答:频率特性好、体积小、功耗小,便于电路的集成化产品的袖珍化,此外在坚固抗震可靠等方面也特别突出;但是在失真度和稳定性等方面不及真空器件。<br />
2、什么是本征半导体和杂质半导体?<br />
答:纯净的半导体就是本征半导体,在元素周期表中它们一般都是中价元素。在本征半导体中按极小的比例掺入高一价或低
低频接收机自动增益控制电路的分析与设计
<p>
</p>
<div>
文章在分析电路噪声、等效噪声输入带宽和自动增益控制原理的基础上, 介绍了一种低频接收机自动增益控制电路的设计。
高增益K波段MMIC低噪声放大器
<p>
</p>
<div>
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB
基于Multisim 10的共射极放大器设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">利用Multisim 10仿真软件对共射极放大电路进行了计算机辅助设计和仿真。运用直流工作点对静态工作点进行了分析和设定;利用波特图示仪分析了电路的频率特性;对电压增益、输入电阻和输出电阻进行了仿真测试,测试结果和理论
高速电路设计与实现
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />
时钟抖动和相位噪声对采样系统的影响
如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
OPA227-高精度低噪声运放
常见运放好用
vco和移相器
VCO和移相器适合3G的频率使用
双通道通用精密运算放大器评估板
<div>
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br />
<img al
步进频率雷达系统的模拟与测试
<div>
任何雷達接收器所接收到的回波(echo)訊號,都會包含目標回波和背景雜波。雷達系統的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環境中偵測到目標。傳統上都會使用短週期脈衝波和寬頻FM 脈衝來達到上述目的。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130110150432P2.jpg" style="wid
基于小波分析的脑电信号处理
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">为去除脑电信号采集过程中存在的噪声信号,提出了基于小波阈值去噪的脑电信号去噪。以小波阈值降噪为基础,首先利用db4小波对脑电信号进行5尺度分解,然后采用软
C波段频率源设计及性能分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
DN494 - 驱动一个低噪声、低失真18位、1.6Msps ADC
<div>
LTC®2379-18 是一款 18 位、1.6Msps SAR ADC,具有极高的 SNR (101dB) 和 THD (–120dB)。该器件还具有一种独特的数字增益压缩功能,因而免除了在 ADC驱动器电路中增设一个负电源的需要。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-13052
OP37多级放大电路设计
放大效果很好,低噪声