基于FPGA的传统DDS方法优化设计
上传时间: 2013-11-09
上传用户:ydd3625
抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了抑制△I 噪声的PCB 设计方法。对通过PCB 设计抑制△I 噪声的研究与应用具有指导作用。
上传时间: 2013-11-18
上传用户:wweqas
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确地锁定相位,具有良好的性能。
上传时间: 2013-10-22
上传用户:emhx1990
指令集仿真器(ISS)是现代DSP产品调试的有力工具,但ISS的开发会耗费很大的人力物力,同时其正确性亦无法得到很好的保证。ISS自动生成技术是解决以上问题的有效途径,论文描述了基于英飞凌公司Tricore的ISS自动生成的设计与实现,并对现有的自动生成技术做了一些优化,使自动产生的ISS具有更好的性能。
上传时间: 2015-01-02
上传用户:DXM35
为实现低噪声放大器增益压缩特性的自动测量,提出了一种基于LabVIEW仪器控制实现的自动化测量系统设计方案,并完成了系统的软硬件设计。该系统的硬件部分由Agilent E4438C信号发生器、Agilent E4419B功率计以及GPIB总线和接口卡构成;软件部分使用LabVIEW图形化的编程语言设计开发了信号发生器和功率计的自动化控制程序,实现了两个设备之间的协同工作。该系统除了可以自动配置仪器工作参数、读取并显示测量结果外,还增加了数据记录和后期处理模块,可以同步显示测试数据和测试曲线,这大大扩展了原有仪器的测试功能。实验表明,该系统具有测量准确、自动化、节约时间、使用方便等特点。
上传时间: 2015-01-02
上传用户:bensonlly
发现了C*Core国芯芯片中SCI发送与接受方波特率误差导致数据不匹配问题,分析了发送与接受方数据传输丢帧、误帧现象出现的根本原因,总结了SCI容限值与芯片主频及标准波特率之间规律,提出了解决问题的优化方案并通过C*Core C语言编写程序实现。实验证明,优化后的SCI初始化程序可确保SCI发送与接收方不受波特率设置值、芯片主频大小影响,使数据传输过程中不丢帧、不误帧。
上传时间: 2013-10-09
上传用户:685
一个实验设计优化小程序
上传时间: 2013-12-24
上传用户:wendy15
遗传算法优化神经网络结构源程序
上传时间: 2015-01-08
上传用户:410805624
目前版本已经对 nokia 手机优化界面 适用于所有 Java 手机 可根据各手机再进一步美化(定制)界面
上传时间: 2015-01-10
上传用户:脚趾头
遗传算法求解优化问题,简明教程加示例
标签: 算法
上传时间: 2013-12-09
上传用户:trepb001