针对现有IEEE802.11n协议中存在的节点间竞争信道时冲突概率较大和系统吞吐量受限的问题,提出一种新的基于主导节点竞争的MAC信道接入机制。该方法根据节点的地理位置将所有节点分成若干个独立的区域组,每个组设一个主导节点,由主导节点竞争信道;当主导节点竞争到信道后,组中其他成员节点在主导节点发送完数据之后,根据主导节点发送的轮询帧中的调度信息轮流发送数据。理论分析和仿真结果表明,与传统分布式协调功能DCF信道接入机制相比,文中方法能提高系统的整体性能,减小站点之间竞争信道时的碰撞概率,在节点数量较多时系统的整体性能更优。
上传时间: 2014-01-21
上传用户:wmwai1314
采用网络模拟仿真方法,选用NS2仿真软件模拟IP网络运行。编程实现四种典型的网络拓扑结构:总线型、星型、环型、网型,选取网络传输中的数据包延时、延时抖动、丢包率以及吞吐量等关键性能指标为实验采集对象。通过大量的仿真实验数据分析不同拓扑类型对IP网络性能产生的不同影响。
上传时间: 2013-12-23
上传用户:chongchongsunnan
Turbo码是一种低信噪比条件下也能达到优异纠错性能的信道编码。早期为了强调Turbo码接近香农限的优异性能,研究的码字长度非常大[1~2],存在译码复杂度大、译码时延长等问题。突发数据通信以传输中小长度的数据报文业务为主,所以突发通信中的Turbo码的码长也是中等长度以下的。本文面向突发数据通信中的信道编码应用,研究了短帧长Turbo码编译码算法的FPGA实现。实现中采用了优化的编译码算法,以降低译码复杂度和译码延时。最后仿真和测试了Turbo译码器的纠错性能和吞吐量。
上传时间: 2013-12-09
上传用户:yuchunhai1990
产品说明 瞻博网络®SSG500系列安全业务网关由高性能安全平台组成,帮助区域性分支机构和中等规模的独立企业免受内外攻击并阻止未授权的访问,从而满足法规遵从性要求。瞻博网络SSG550/SSG550M安全业务网关提供1Gbps以上的状态防火墙吞吐量和500Mbps的IPsecVPN吞吐量,而瞻博网络SSG520/SSG520M安全业务网关则提供650Mbps的状态防火墙吞吐量和300Mbps的IPsecVPN吞吐量。 安全性:由一流合作伙伴提供支持的经实践检验的统一威胁管理(UTM)安全特性,能够提供防范蠕虫、病毒、木马、垃圾邮件和不断出现的恶意软件的能力。为了满足内部安全和法规遵从性要求,SSG500系列支持一整套高级网络防护特性,例如安全域、虚拟路由器和虚拟局域网,使管理员能够把网络分割为不同的安全域,每个域都运行自己独特的安全策略。保护每个安全域的策略包含了访问控制规则以及任意UTM安全功能所提供的检测规则。
上传时间: 2013-11-22
上传用户:sammi
介绍这一章介绍ARMTDMI-S 处理器包含以下小节 关于ARM7TDMI-S 处理器 ARM7TDMI-S 结构 ARM7TDMI-S 模块内核和功能框图 ARM7TDMI-S 指令集汇总 Rev 3a 和Rev 4 之间的差异1.1 关于ARM7TDMI-S 处理器ARM7TDMI-S 处理器是ARM 通用32 位微处理器家族的成员之一ARM 处理器具有优异的性能但功耗却很低使用门的数量也很少ARM 结构是基于精简指令集计算机(RISC)原理而设计的指令集和相关的译码机制比复杂指令集计算机要简单得多这样的简化实现了 高的指令吞吐量 出色的实时中断响应 小的高性价比的处理器宏单元
标签: arm7tdmi
上传时间: 2014-12-30
上传用户:xiaowei314
本文简要介绍一种基于Monte Carlo模型和时隙驱动相结合的WCDMA R99 HSDPA网络规划仿真模型,并通过该模型对一则案例在动态功率分配和静态功率分配情况下分别进行仿真。在最后部分,文章给出仿真结果,讨论联合载频和独立载频吞吐量差别,并分析功率分配方式对下行吞吐量和资源利用率的影响。
上传时间: 2013-11-08
上传用户:ljmwh2000
提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点.
上传时间: 2015-01-03
上传用户:yangbo69
pcie基本概念及其工作原理介绍:PCI Express®(或称PCIe®),是一项高性能、高带宽,此标准由互连外围设备专业组(PCI-SIG)制 订,用于替代PCI、PCI Extended (PCI-X)等基于总线的通讯体系架构以及图形加速端口(AGP)。 转向PCIe主要是为了实现显著增强系统吞吐量、扩容性和灵活性的目标,同时还要降低制造成本,而这 些都是基于总线的传统互连标准所达不到的。PCI Express标准在设计时着眼于未来,并且能够继续演 进,从而为系统提供更大的吞吐量。第一代PCIe规定的吞吐量是每秒2.5千兆比特(Gbps),第二代规 定的吞吐量是5.0 Gbps,而最近公布PCIe 3.0标准已经支持8.0 Gbps的吞吐量。在PCIe标准继续充分利 用最新技术来提供不断加大的吞吐量的同时,采用分层协议也便于PCI向PCIe的演进,并保持了与现有 PCI应用的驱动程序软件兼容性。 虽然最初的目标是计算机扩展卡以及图形卡,但PCIe目前也广泛适用于涵盖更广的应用门类,包括网络 组建、通信、存储、工业电子设备和消费类电子产品。 本白皮书的目的在于帮助读者进一步了解PCI Express以及成功PCIe成功应用。 PCI Express基本工作原理 拓扑结构 本节介绍了PCIe协议的基本工作原理以及当今系统中实现和支持PCIe协议所需要的各个组成部分。本节 的目标在于提供PCIe的相关工作知识,并未涉及到PCIe协议的具体复杂性。 PCIe的优势就在于降低了复杂度所带来的成本。PCIe属于一种基于数据包的串行连接协议,它的复杂度 估计在PCI并行总线的10倍以上。之所以有这样的复杂度,部分是由于对以千兆级的速度进行并行至串 行的数据转换的需要,部分是由于向基于数据包实现方案的转移。 PCIe保留了PCI的基本载入-存储体系架构,包括支持以前由PCI-X标准加入的分割事务处理特性。此 外,PCIe引入了一系列低阶消息传递基元来管理链路(例如链路级流量控制),以仿真传统并行总线的 边带信号,并用于提供更高水平的健壮性和功能性。此规格定义了许多既支持当今需要又支持未来扩展 的特性,同时还保持了与PCI软件驱动程序的兼容性。PCI Express的先进特性包括:自主功率管理; 先进错误报告;通过端对端循环冗余校验(ECRC)实现的端对端可靠性,支持热插拔;以及服务质量(QoS)流量分级。
上传时间: 2013-11-29
上传用户:zw380105939
本程序用c++语言实现了wcdma系统当中的信道预测算法,并给出了该算法的吞吐量以及误码率的性能
上传时间: 2013-12-22
上传用户:zhuimenghuadie
随着无线mesh网络的普及,其规模和复杂程度持续发展。然而多跳的mesh网络遇到越来越多的难题,比如带宽降低,无线干扰以及网络时延等。譬如,在网络中的每一跳吞吐量会下降多达50%,连续多跳情况下吞吐量下降得更迅速,其结果将导致网络性能的严重降低。在语音和视频应用大量运行的极端情况下,时延和RF干扰将达到不可接受的程度,而导致连接完全中断
上传时间: 2015-09-08
上传用户:海陆空653