随着对IEEE1641标准研究的逐渐深入,信号的构建成为了研究重点。对信号模型进行同步和门控控制,可以影响到TSF(测试信号框架)模型的输出,从而达到控制信号的目的,使测试需求更加完善以及测试过程更加精确。
上传时间: 2014-01-01
上传用户:YUANQINHUI
研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.
上传时间: 2013-11-21
上传用户:吾学吾舞
使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。
上传时间: 2013-11-05
上传用户:VRMMO
无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调
上传时间: 2013-10-20
上传用户:qiaoyue
ORCAD与PADS同步详解
上传时间: 2013-10-16
上传用户:talenthn
基于HHNEC 0.35um BCD工艺设计了一种应用于峰值电流模升压转换器的动态斜坡补偿电路。该电路能够跟随输入输出信号变化,相应给出适当的补偿量,从而避免了常规斜坡补偿所带来的系统带载能力低及瞬态响应慢等问题。经Cadence Spectre验证,该电路能够达到设计要求。
上传时间: 2013-10-11
上传用户:ysystc699
LM2577 DC转DC升压模块
上传时间: 2013-10-08
上传用户:thesk123
M3KK升压芯片。
上传时间: 2013-11-21
上传用户:nanfeicui
CX8505是一款单芯片同步降压稳压器,在输入电压范围内可以持续提供3A的负载电流,具有软启动,低压保护,过流保护、过温保护等功能,待机模式下仅为0.03毫安 最具高性价比的车载充电器方案
上传时间: 2013-11-22
上传用户:zhuyibin
C-DC升压器
上传时间: 2014-12-24
上传用户:asdfasdfd