虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

可重

  • 我上传的文件开发环境都是ADS 1.2 ARM网络开发程序包

    我上传的文件开发环境都是ADS 1.2 ARM网络开发程序包,内有pdf说明文件。 ZLG/IP提供实现 Internet 网络上 IP接点的功能,是个高性能的嵌入式 TCP/IP 协议栈软件。它使用μC/OS-II 实时操作系统的信号机制来实现一个多任务并行并可重入的协议栈,完全使用 ANSI C 进行编写,可以象μC/OS-II 那样支持多种 CPU。ZLG/IP还具有层次清晰,易于升级和修改等特点

    标签: ADS 1.2 ARM 开发环境

    上传时间: 2014-11-18

    上传用户:refent

  • 8位密码锁的实现

    8位密码锁的实现,初始状态默认为密码正确,密码输入正确方可设密码,以后必须按对密码才可重

    标签: 8位 密码锁

    上传时间: 2013-12-01

    上传用户:CSUSheep

  • Lemon是一个C或者C++语言的LALR(1)语法分析器生成器。它和“bison”与“yacc”的功能是一样的

    Lemon是一个C或者C++语言的LALR(1)语法分析器生成器。它和“bison”与“yacc”的功能是一样的,但它不是“bison”或者“yacc”的简单复制。为了减少编写代码的错误,它使用了一种不同的语法。Lemon使用了一种更为高级的分析引擎,运行速度比“bison”与“yacc”要更快,并且该引擎是可重入的和线程安全的。更进一步的,Lemon实现了能够消除资源泄漏的特性,适合于长时间运行的程序例如GUI或者嵌入式控制器中。

    标签: Lemon bison LALR yacc

    上传时间: 2014-01-11

    上传用户:lmeeworm

  • 在了解实时嵌入式操作系统内存管理机制的特点以及实时处理对内存管理需求的基础上

    在了解实时嵌入式操作系统内存管理机制的特点以及实时处理对内存管理需求的基础上,练习并掌握有效处理内存碎片的内存管理机制,同时理解防止内存泄漏问题的良好设计方法。使用预先规划的思想,构建自己的私有内存管理机制,在系统内存池中申请内存,并将其纳入私有内存管理机制中,形成静态预分配内存池; 静态预分配内存池支持一种以上固定长度内存池,如16 字节内存池和256 字节内存池。固定长度内存池的单块长度应考虑体系结构开销,并尽量减少内部碎片;固定长度内存池数量应可配置; 静态预分配内存池与系统内存池的统一管理机制。向用户分配内存时应保证长度最佳匹配原则。当申请内存的长度超过静态预分配长度或资源不足时,自动向系统内存池申请; 管理机制包括: a) 初 始化函数; b) 内 存申请/释放函数。并特别要保证释放安全; c) 告 警机制; d) 管 理监视机制。 5. 利用可能的互斥机制或代码可重入设计,保证以上管理机制的操作安全性; 6. 创建多Task 环境测试及演示以上内容

    标签: 内存管理 实时嵌入式 实时处理 操作系统

    上传时间: 2016-04-12

    上传用户:lizhen9880

  • FPGA的作用与简介.pdf

    FPGA的作用与简介.pdf1. 什么是 FPGA ? 一个 FPGA 是一种包含有一个可重配置的门阵列逻辑电路矩阵的设备。通过配置, FPGA 的内部电路以一定方式相连接,从而创建了软件应用的一个硬件实现。与处 理器不同,FPGA 使用专用硬件进行逻辑处理,而不具有操作系统。FPGA 在本质 上是完全并行的,故不同的处理操作不必竞争相同的资源。因此,增加额外的处理 时,应用某一部分的性能不会受影响。而且,多个控制循环可以以不同的速率在单 个 FPGA 设备上运行。基于 FPGA 的控制系统可以加强关键互锁逻辑,也可以通 过设计防止操作人员强夺 I/O。然而,不同于拥有固定硬件资源的硬连接的印制电 路板(PCB)设计,基于 FPGA 的系统可以完全重新连接其内部电路,以支持控制 系统在现场部署后可以重新配置。FPGA 设备提供了专用硬件电路所特有的性能与 可靠性。 单个 FPGA 可以通过在单个集成电路(IC)芯片上集成数百万个逻辑门以代替数 以千计的分立元件。一个 FPGA 芯片的内部资源包括一个被 I/O 组块环围的可配置 逻辑组块(CLB)矩阵。在 FPGA 矩阵内,信号通过可编程的互连开关和连线传递。 CompactRIO 入门教程 2 CompactRIO 入 门 教 程 图 2.FPGA 芯片的内部构造

    标签: fpga

    上传时间: 2022-02-18

    上传用户:

  • Xilinx_FPGA设计权威指南_Vivado集成设计环境

    经典FGPA学习书籍 Xilinx FPGA设计权威指南 Vivado集成设计环境全书共分8章,内容包括: Vivado设计导论、Vivado工程模式和非工程模式设计流程、Vivado调试流程、基于IP的嵌入式系统设计流程、Vivado HLS设计流程、System Generator设计流程、Vivado部分可重配置设计流程和Vivado高级设计技术。本书参考了Xilinx公司提供的Vivado最新设计资料,理论与应用并重,将Xilinx公司最新的设计方法贯穿在具体的设计实现中。本书可作为使用Xilinx Vivado集成开发环境进行FPGA设计的工程技术人员的参考用书,也可作为电子信息类专业高年级本科生和研究生的教学用书,同时也可作为Xilinx公司的培训教材。 本书全面系统地介绍了Xilinx新一代集成开发环境Vivado的设计方法、设计流程和具体实现。

    标签: fpga vivado

    上传时间: 2022-06-10

    上传用户:

  • (网盘)labview 视频教程

    LabView实用技巧系列视频    -LabVIEW2009-2010破解工具    -LabView资料.zip    116.4MLabVIEW与机器人科技创新活动.zip    1.63GLabVIEW高级程序设计.zip    335.1MLabVIEW高级编程与虚拟仪器工程应用.zip    122.2MLabView宝典.zip    1.02GLabVIEW8.6中文版讲解视频(无声音).rar    264.9MLabVIEW2010.rar    863.7MLabVIEW 程序设计基础与提高.zip    544.5M清华版labview教程12.25.rar    1MVB6_OPC_Client.rar    17KB9.VI的可重入性.avi    68.5M8.控件的输入与输出转换.avi    55.2M7.VI本地化.avi    72.2M6.条件结构的巧用.avi    133.6M5.数组和簇.avi    131.1M4.程序结构中的分支结构和顺序结构.avi    69.8M3.程序结构中的循环结构.avi    88.2M23.制作不规则图形的子VI图标.avi    52.7M22.界面设计技巧2.avi    57.6M21.界面设计技巧1.avi    86.3M20.用户界面设计5.avi    71.4M2.多态VI的创建.avi    82.8M19.用户界面设计4.avi    41.3M18.用户界面设计3.avi    51.2M17.用户界面设计2.avi    56.3M16.用户界面设计1.avi    36.1M15.波形图表、波形图和XY图表.avi    63.5M14.列表框控件添加图标.avi    84.9M13.在文件夹下直接创建新的VI.avi    72.5M12.控件板和函数板的使用.avi    80.5M11.自定义控件.avi    44.2M10.VI属性(下).avi    95.7M10.VI属性(上).avi    85.3M1.VI的创建.avi    68.3M

    标签: labview 视频教程

    上传时间: 2022-06-14

    上传用户:

  • at89c52芯片资料中文版

    AT89C52是美国ATMEL,公司生产的低电压,高性能CMOS 8位单片机,片内含8k bytes的可反复擦写的Flash只读程序存储器和256 bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,与标准MCS-51指令系统及8052产品引脚兼容,片内置通用8位中央处理器(CPU)和Flash存储单元,功能强大AT89C52单片机适合于许多较为复杂控制应用场合主要性能参数:·与MCS-51产品指令和引脚完全兼容.8k字节可重擦写Flash闪速存储器.1000次擦写周期静态操作:OHz-24MHz·三级加密程序存储器•256х8 hA部RAM•32编程1/0口线.3个16位定时/计数器•8个中断源·程串行UART通道低功耗空闲和掉电模式·PO口:P0口是一组8位漏极开路型双向1/0口,也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的方式驱动8个TTL逻辑门电路,对端口P0写"1"时,可作为高阻抗输入端用.在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间滋活内部上拉电阻.在Flash编程时,PO口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。

    标签: at89c52

    上传时间: 2022-06-19

    上传用户:

  • SST28SF040是SST公司推出的高速可编程闪存。它具有512k*8的存储结构 芯片擦除及写入的时间快,可靠性高,能够重复写100,000次,低功耗.以上程序是用c51编写的驱动程序

    SST28SF040是SST公司推出的高速可编程闪存。它具有512k*8的存储结构 芯片擦除及写入的时间快,可靠性高,能够重复写100,000次,低功耗.以上程序是用c51编写的驱动程序,希望对使用该芯片的同仁有所帮助

    标签: SST 040 000 100

    上传时间: 2014-12-22

    上传用户:徐孺

  • 程序算任意点FFT和小波变换,以及可选择多种小波及小波变换后的单频带重够,另算信号的Lipschitz指数,高级数字信号处理!

    程序算任意点FFT和小波变换,以及可选择多种小波及小波变换后的单频带重够,另算信号的Lipschitz指数,高级数字信号处理!

    标签: Lipschitz FFT 小波变换 程序

    上传时间: 2015-06-27

    上传用户:jackgao