基于FPGA的可重构系统设计.rar
本课题在分析国内外可重构系统的研究现状及实现方法的基础上,提出并设计一种由CPLD控制的基于FPGA的可重构系统。其中,FLASH存储器存储多种逻辑功能的配置数据流;CPLD控制系统的可重构过程;FPGA执行不同的逻辑功能。课题的主要研究内容包括,基于FPGA的可重构系统硬件电路设计,系统异步接收器...
本课题在分析国内外可重构系统的研究现状及实现方法的基础上,提出并设计一种由CPLD控制的基于FPGA的可重构系统。其中,FLASH存储器存储多种逻辑功能的配置数据流;CPLD控制系统的可重构过程;FPGA执行不同的逻辑功能。课题的主要研究内容包括,基于FPGA的可重构系统硬件电路设计,系统异步接收器...
本文在分析国内外可重构系统的研究及应用现状的基础上提出了一种基于FPGA的可重构软测量系统并介绍了相关的软/硬件设计与仿真验证分析。问题的介绍与讨论围绕一个四层的BP(BackPropagation)型误差反传多层前馈神经网络作为典型的数学模型来展开。设计中依据成熟的BP算法公式,采用自上而下的模块...
在对称密码算法中移位操作使用频率非常高,尤其是在密钥生成中的应用。但各种算法之间的移位位宽和移位长度并不一致,所以现有的密码处理系统中还没有一个通用的移位单元支持所有对称密码算法的移位操作。本文在研究...
由于现场可编程门阵列FPGA具有可多次重复编程的特点,它赋予了使用者很大的设计灵活性。同时随着FPGA容量的迅速提高和其内嵌的硬核处理器性能的不断提升,FPGA成为嵌入式系统设计和应用的良好的可编程逻辑平台。但是,常规......
基于FPGA的动态可重构系统实现密码算法的研究...