📚 可配置技术资料

📦 资源总数:26525
📄 技术文档:1
💻 源代码:42444
🔌 电路图:1
探索可配置技术的无限可能,掌握从硬件到软件的灵活定制能力。适用于FPGA、微控制器及嵌入式系统等领域,可配置技术让设计更加高效、灵活,满足多样化需求。无论是初学者还是资深工程师,都能在这里找到丰富的学习资料与实战案例,加速您的项目开发进程。立即访问,下载超过26,525个精选资源,开启您的创新之旅!

🔥 可配置热门资料

查看全部26525个资源 »

ADM2582E/ADM2587E是具备±15 kV ESD保护功能的完全集成式隔离数据收发器,适合用于多点传输线路上的高速通信应用。ADM2582E/ADM2587E包含一个集成式隔离DC-DC电源,不再需要外部DC/DC隔离模块。 该器件针对均衡的传输线路而设计,符合ANSI TI...

📅 👤 名爵少年

P87LPC767 OTP 单片机原理 P87LPC767 是20 脚封装的单片机适合于许多要求高集成度低成本的场合可以满足许多方面的性能要求作为Philips 小型封装系列中的一员P87LPC767 提供高速和低速的晶振和RC 振荡方式可编程选择具有较宽的操作电压范围可编程I/O 口线输出模式选择...

📅 👤 xcy122677

特性• 一系列方法支持不同的照明概念/原理UHP CCFL等• 快速执行标准80C51 器件的两倍• 工作范围宽2.7V~6.0V 而且在125 仍可工作• 带晶振/谐振器和RC 的用户可配置振荡器不要求外部元件• 低电流操作•...

📅 👤 ming529

针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经...

📅 👤 d815185728

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与...

📅 👤 maqianfeng

📄 可配置技术文档

查看更多 »

💻 可配置源代码

查看更多 »
📂 可配置资料分类