发送接收代码
共 54 篇文章
发送接收代码 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 54 篇文章,持续更新中。
计算器实现加减乘除
实现一个大整数的加减乘除的基本运算的源代码,能运行出结果。
nxp资料代码
恩智浦元器件丝印代码查询。ZXP公司资料
低频接收机自动增益控制电路的分析与设计
<p>
</p>
<div>
文章在分析电路噪声、等效噪声输入带宽和自动增益控制原理的基础上, 介绍了一种低频接收机自动增益控制电路的设计。
船载USB系统跟踪数传信号可行性研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">讨论了一种船载USB系统跟踪数传信号可行性的方案,为实现船载USB系统对飞船目标跟踪功能的备份提供了一个新的思路,该方案通过切换船载USB系统中跟踪接收机软件状态的方式来实现,此方法已成功应用于跟踪过境数传信号目标的跟
步进频率雷达系统的模拟与测试
<div>
任何雷達接收器所接收到的回波(echo)訊號,都會包含目標回波和背景雜波。雷達系統的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環境中偵測到目標。傳統上都會使用短週期脈衝波和寬頻FM 脈衝來達到上述目的。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130110150432P2.jpg" style="wid
在AD9981上实现自动失调功能
<div>
AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在“后肩”期间)输出代码和目标代码作比较,然后上调或下调失调以进行
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
制作一个FM接收信号的调频收音机
制作一个FM接收信号的 调频收音机
RF至数字接收器的信号链噪声分析
<p>
</p>
<div>
Designers of signal receiver systems often need to performcascaded chain analysis of system performancefrom the antenna all the way to the ADC. Noise is a criticalparameter in t
MT-009 数据转换器代码——您能解译这些代码吗?
模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理
调频接收机经典设计讲解(超详细)
介绍调频收音机各部分单元电路及功能,整机工作原理
用于UHF RFID阅读器的无电感巴伦LNA设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除
基于F1596的乘积型混频器电路设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO
一种面向瞬时故障的容错技术的形式化方法
<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形
便携式位置探测仪信号接收装置电路设计
<span id="LbZY">清管器在管道中运行时,其上的信号发射器发射出电磁脉冲信号,通过便携式位置探测仪上的信号接收装置接收信号,经过信号处理部分对信号进行解码、识别,最终将探测结果显示在液晶显示屏上。为了满足便携性的要求,探测仪采用低功耗设计,并大量使用贴片元件和功能集成的IC 。经过深入的理论研究和测试,制造出了试验样机,该样机圆满地完成了多种环境下的试验,并取得了良好的效果。<br /
用ADC0832设计的两路电压表
用ADC0832设计的两路电压表1 源代码
编码译码集成电路VD5026 VD5027
<P> VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。</P>
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
增量式光电编码器信号处理电路方案
设计了一种集编码器信号接收、光电隔离、鉴相、频率电压转化和电压调整输出功能于一体的综合性电路,并对电路各组成部分作了较为详细的分析和阐述。实践证明,该电路通用性强、操作简单、性能可靠、实用性强。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-1202161F92S54.jpg" />
High-Speed Digital System desi
前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连