虫虫首页|资源下载|资源专辑|精品软件
登录|注册

双D触发器

  • 不同功能触发器的相互转换方法

    触发器是时序逻辑电路的基本构成单元,按功能不同可分为 RS 触发器、 JK 触发器、 D 触发器及 T 触发器四种,其功能的描述可以使用功能真值表、激励表、状态图及特性方程。只要增加门电路便可以实现不同功能触发器的相互转换,例如要将 D 触发器转换为 JK 触发器,转换的关键是推导出 D 触发器的输入端 D 与 JK 触发器的输入端J 、 K 及状态输出端 Qn 的逻辑表达式,然后用门电路去实现该逻辑表达式。具体的设计方法有公式法和图表法两种。

    标签: 触发器 转换

    上传时间: 2014-12-23

    上传用户:lbbyxmoran

  • 计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集: 100进制电路测试

    计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集:100进制电路测试.ms10100进制电路测试.ms10 (Security copy)74LS161测试电路.ms1074LS161测试电路.ms10 (Security copy)74LS192电路.ms1074LS192电路.ms10 (Security copy)D触发器到T'触发器测试.ms10D触发器到T'触发器测试.ms10 (Security copy)D触发器测试电路.ms10D触发器测试电路.ms10 (Security copy)JK触发器变为T触发器测试.ms10JK触发器变为T触发器测试.ms10 (Security copy)JK触发器测试.ms10JK触发器测试.ms10 (Security copy)RS基本触发器测试.ms10RS基本触发器测试.ms10 (Security copy)任意进制电路设计74LS160.ms10任意进制电路设计74LS160.ms10 (Security copy)四人表决器.ms10四人表决器.ms10 (Security copy)奇偶校验电路(Parity.pdf奇偶校验电路.ms10奇偶校验电路.ms10 (Security copy)抢答器.ms10抢答器.ms10 (Security copy)火灾报警.ms10火灾报警.ms10 (Security copy)简易密码锁设计.ms10简易密码锁设计.ms10 (Security copy)简易测频仪.ms10简易测频仪.ms10 (Security copy)简易秒表电路.ms10简易秒表电路.ms10 (Security copy)编码器74LS148D.ms10编码器74LS148D.ms10 (Security copy)译码器电路.ms10译码器电路.ms10 (Security copy)逻辑门.ms10逻辑门.ms10 (Security copy)

    标签: 计数器 电路 触发器 编码 译码

    上传时间: 2021-10-27

    上传用户:canderile

  • 永磁无刷直流电机弱磁技术研究.rar

    本文对永磁无刷直流电机恒功率弱磁研究进行了较为全面的从仿真到实验、从理论到实践的深入研究,同时对传统面贴式永磁无刷直流电机和复合转子结构的永磁无刷直流电机进行了详尽地理论分析,系统地提出了关于复合转子结构永磁无刷直流电机一套较为完善的理论.本文首先从BLDCM的导通规律和绕组结构入手,真实模拟了传统面贴式永磁无刷直流电机弱磁调速的物理过程,并获得其在恒转矩和恒功率模式下的解析表达式.从而直观的反映了BLDCM的弱磁机理,获得了影响其恒功率速度范围的关键参数.借鉴复合转子结构在永磁同步电机恒功率弱磁中的成功运用,将这种结构引入永磁无刷直流电机中,并完成了两台不同磁阻形式和功率、电压等级的原型样机的研制.针对原有d、q轴法的局限性,提出了真实模拟永磁无刷直流电机导电方式的场路结合法实现对永磁无刷直流电机的弱磁分析.在场路结合法分析的基础上,提出了磁阻段提高恒功率速度范围的真实原因,并进一步提出了采用永磁段、磁阻段双d轴错角以扩大转速范围的新思想,并在实践中验证了这种双轴空间错角技术的有效性.从而为复合转子结构永磁电机运行性能优化提供了新的可供选择的调节手段.

    标签: 无刷直流电机 技术研究

    上传时间: 2013-08-01

    上传用户:yhm_all

  • 基于反射式光电传感器的直流电机测速及控制系统

    阐述了一种基于反射式光电传感器的直流电机测速及控制系统K该系统可适用于无法采用旋转编码器和测速电机进行直流电机测速与控制的场合L 文中采用斯密特触发器、异或门、D 触发器以及可逆计数器设计了可用于脉冲

    标签: 反射式 光电传感器 直流电机 测速

    上传时间: 2013-05-17

    上传用户:busterman

  • CPLD本科教育的实体实例

    本科教育的实体实例,其中包括3-8译码器,D触发器等逻辑模块,可以位初学CPLD的爱好者提供方便

    标签: CPLD 实体

    上传时间: 2013-08-20

    上传用户:alibabamama

  • 八位数字密码锁设计资料

    随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。

    标签: 数字密码锁 设计资料

    上传时间: 2013-12-25

    上传用户:墙角有棵树

  • ARM处理器的可定制MCU处理DSP算法

    DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极大的NRE和较长研制周期使其对许多设计而言并不适用。定制ASIC的研制周期可达一年之久,比最终产品的使用寿命都长。FPGA已占居较大的市场份额,因为其能提供比DSP处理器更好的吞吐量,而且没有ASIC的极大NRE和较长研制周期。 因此,常常将基于ARM的MCU和FPGA结合使用来实现这些设计,其中FPGA实现设计的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(静态功耗接近2W),且性能比ASIC慢。FPGA时钟用于逻辑执行时通常限制为50MHz,而ASIC可以400MHz或更高频率执行逻辑。其他缺点还包括在IP载入基于SRAM的FPGA时安全性还不够理想,成本也较高。尽管FPGA成本已迅速降低,但价格通常在10,000片左右就不再下降,因此仍比较昂贵。 新型可定制Atmel处理器(CAP)MCU具有的门密度、单元成本、性能和功耗接近基于单元的ASIC,而NRE较低且开发时间较快。与基于ARM的非可定制标准产品MCU一样,不需要单独的ARM许可。 可定制MCU利用新型金属可编程单元结构(MPCF)ASIC技术,其门密度介于170K门/mm2与210K门/mm2之间,与基于单元的ASIC相当。例如,实现D触发器(DFF)的MPCF单元与标准的单元DFF都使用130nm的工艺,所用面积差不多相同。

    标签: ARM MCU DSP 处理器

    上传时间: 2013-10-28

    上传用户:xymbian

  • 数字密码锁设计(电子密码锁制作论文)

    数字密码锁设计:本文的电子密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安 工作,有极高的安全系数。 关键词 电子密码锁 电压比较器 555单稳态电路 计数器 JK触发器 UPS电源。 1 引言 随着人们生活水平的提高,如何实现家庭防盗这一问题也变的尤其的突出,传统的机械锁由于其构造的简单,被撬的事件屡见不鲜,电子锁由于其保密性高,使用灵活性好,安全系数高,受到了广大用户的亲呢。 设计本课题时构思了两种方案:一种是用以AT89C2051为核心的单片机控制方案;另一种是用以74LS112双JK触发器构成的数字逻辑电路控制方案。考虑到单片机方案原理复杂,而且调试较为繁琐,所以本文采用后一种方案。 2 总体方案设计 2.1设计思路 共设了9个用户输入键,其中只有4个是有效的密码按键,其它的都是干扰按键,若按下干扰键,键盘输入电路自动清零,原先输入的密码无效,需要重新输入;如果用户输入密码的时间超过40秒(一般情况下,用户不会超过40秒,若用户觉得不便,还可以修改)电路将报警80秒,若电路连续报警三次,电路将锁定键盘5分钟,防止他人的非法操作。

    标签: 数字密码锁 电子密码锁 论文

    上传时间: 2013-11-13

    上传用户:ligi201200

  • 基于扭环形计数器设计交通信号灯自动控制电路

    为了提高学生的数字电子技术综合实践能力,设计交通信号灯自动控制数字电子技术实验电路。选用D触发器和555定时器作为主要器件,利用组合逻辑电路、时序逻辑电路和555定时器等方面的数字电路理论,将扭环形计数器应用到十字路口交通信号灯自动控制电路中,并利用Multisim作为设计工具进行仿真。

    标签: 扭环形计数器 交通信号灯 自动控制电路

    上传时间: 2013-11-16

    上传用户:ouyangmark

  • 一种片上系统复位电路的设计

    设计了一种片上系统(SoC)复位电路。该电路能对外部输入信号进行同步化处理以抑制亚稳态,采用多级D触发器进行滤波提升抗干扰能力,并且控制产生系统所需的复位时序以满足软硬件协同设计需求。同时,完成了可测性设计(DFT)。基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并能正确产生系统所需的复位信号。

    标签: 片上系统 复位电路

    上传时间: 2014-12-29

    上传用户:guojin_0704