一个基于CPLD/FPGA的半整数分频器的设计的文档资料
一个基于CPLD/FPGA的半整数分频器的设计的文档资料...
一个基于CPLD/FPGA的半整数分频器的设计的文档资料...
好的分频器设计程序,有三个,二分频,八分频随便改,比较实用...
使用matlab的仿真平台simulink来实现直接序列扩频码变换为双极性码的转换...
用于IC卡读写器操作RF500射频卡的d...
实现产生伪随机序列的部件 —— 线性反馈移位寄存器单元。 SFlog2为扩频因子的底数为2的对数值,cycle为PN序列的周期,其值为2^SFlog2。initial_state为移位寄存器的初始状态,generator_polynomial_coefficient为生成PN序列所需的本原多项式,对...