在能源枯竭环境污染日益严重的今天,光伏发电结合其自身的特点,日益得到各国的重视并将成为各国竞向发展的热点。而光伏并网发电又是光伏利用中的发展趋势,基于此,本文对单相并网发电系统进行了研究,并设计了一台1.5KW的单相光伏并网装置。在对主电路拓扑、MPPT、防孤岛效应、逆变并网控制方法详细分析的基础上,选用了一种双重BOOST前级电压匹配、后级全桥逆变的非隔离型的主电路拓扑结构,这种结构具有前级DC/DC变换控制简单、中间直流母线电压波动小、效率高、体积小等优点。MPPT采用后级实现方式;防孤岛效应采用有被动和主动两种方式;逆变并网控制是光伏并网发电系统中最为重要的环节,其功能作用是把前级的直流电转化为与电网电压同频同相的交流电与电网并联,并使其输出电流为单位功率因数、总谐波畸变率小于5%,本文对各种逆变并网控制策略分析比较的基础上,采用了带有电网电压前馈补偿的瞬时电流控制方式来实现。系统整体以UC3875和TMS320LF2812为控制核心,前级有UC3875进行双环控制直流母线电压,后级最大功率跟踪、防孤岛效应、逆变并网、并联通讯及故障保护有TMS320LF2812来实现。本文总体工作包括详细的理论分析、主电路设计、软件及硬件电路的设计、调试及实验波形分析等。
上传时间: 2013-04-24
上传用户:924484786
太阳能资源具有可持续发展和绿色能源两大优势,太阳能发电作为一种太阳能资源的利用方式正逐渐受到各国重视,其中,光伏并网发电系统最具理论意义和实用价值。并网逆变器是光伏并网发电系统的关键环节,其硬件研制和控制算法研究是光伏并网领域的热点课题。本论文在充分研究近年来光伏发电领域重要研究成果的基础上,设计了一个5kW的三相光伏并网逆变器,并在硬件设计、控制算法研究和仿真方面进行了深入探讨。 该三相光伏并网逆变器由前级的DC-DC直流变换电路和后级的DC-AC三相并网逆变电路组成。其中,DC-DC电路采用多支路并联结构,各支路均采用独立的最大功率点跟踪控制,解决了各支路间功率不匹配问题,可应用于光伏与建筑一体化系统中;DC-AC电路采用三相PWM整流器电路结构和空间电压矢量控制方法,提高了直流电压利用率,减小了注入电网的谐波。本文在分析三相光伏并网逆变器电路工作原理和控制算法的基础上,采用计算机仿真验证了控制算法的可行性,并讨论了在不同电压范围内,三相光伏并网逆变器的工作特点及相应控制算法。 本文从检测与保护电路设计,电源电路设计,主电路参数选择等方面讨论了该逆变器的硬件设计方法,并进行仿真、调试,验证了模拟电路设计的正确性,为类似结构的光伏并网逆变器提供了硬件设计参考。
上传时间: 2013-05-18
上传用户:william345
本文以异步电机参数离线自整定及参数在线辨识为对象,从理论分析,算法提出,仿真证明和实验验证四部分进行了深入研究。 异步电机参数离线自整定及参数在线辨识技术的研究,为异步电机控制性能的不断提高提供了保障,以使更好,更精确的控制方式能够应用到工程实际中去。 由于在工程中使用的电机和变频器不一定能够匹配,而需要在电机运行之前由专业的工程师对变频器作重新设置,此过程复杂,耽误时间而且需要专业人员操作。 本文提出一套异步电机参数离线自整定算法,使用C语言编程,并在一台2.2KW电机的硬件实验平台上验证了该算法,实现了电机在运行之前,变频器自动测试出电机的基本参数,为矢量控制等控制方式提供所需要的电机参数。 电机在运行过程中,由于温度等因素的影响,电机的参数会发生变化,影响电机运行的稳定性,所以要对电机参数做在线辨识。本文对异步电机参数在线辨识作了理论分析和方法总结,为下一步工作打下基础。 算法的实现需要相应的硬件实验平台,本文对硬件实验平台作了详细介绍,包括主电路的设计、IGBT的驱动保护电路设计、DSP数字控制器的设计。 本文还对文中提出的实验方法作了MATLAB/Simulink仿真,验证了该方法的可行性,对实验有指导意义。
上传时间: 2013-04-24
上传用户:541657925
485总线通讯方式分析,主要是让大家了解485总线通讯原理
上传时间: 2013-06-27
上传用户:trepb001
本课题为电流型高电压隔离电源,它是基于交流电流母线的分布式系统,能够整定短路电流,适应高电压工作环境的隔离电源。本论文介绍了该课题的应用场合,简要介绍了分布式系统的种类及各自优势,以及已有的电流型副边稳压电路相关的研究成果,并在此基础上提出了本课题的研究目标。 本篇论文主要针对课题方案的三个方面进行论述,分别阐述如下: 一,母线电流产生系统与电流型副边开关电路的匹配问题,包括各部分电路的功能介绍、电流型副边开关电路的小信号等效电路的建模、高电压隔离变压器及磁元件的选择; 二,模块体积小型化有利于高压部件的设计安装和EMS防护。为了省去体积较大的辅助电源部分,本课题采用了副边电路自供电的方式。在低压自供电方式下,利用比较器、TLA31等器件产生多路同步三角波以及开关驱动PWM脉冲。对自供电方式下的三角波振荡器进行比较,并对三角波振荡器电路模块进行了建模以及系统反馈补偿; 三,在本方案中实现了电流源拓扑的同步整流技术,利用PMOS管替代续流二极管,减小了电路的损耗、散热器的使用以及模块的体积。 本篇论文对本课题设计的核心部分进行了比较详细的介绍和分析,具体的参数计算方法也一一列出。最终,论文以研究目标为方向,通过一系列的改进措施,基本实现了课题要求。
上传时间: 2013-06-24
上传用户:wmwai1314
GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@ 主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;
上传时间: 2013-07-01
上传用户:sh19831212
本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口,包含处理器模块、内存模块、Flash模块等核心组成部分,提供千兆以太网的网络接口和PCI(周边元件扩展接口)总线的主机接口,还具备电源模块、时钟模块等以保证系统正常运行。在设计实现PCB(印制电路板)时,从叠层设计、布局、布线、阻抗匹配等多方面解决高达100MHz的全局时钟带来的信号完整性问题,并基于IBIS模型进行了信号完整性分析及仿真。针对各功能模块提出了相应的调试策略,并完成了部分模块的调试工作。 ⑶提出了基于Virtex-4的对象存储控制器系统设计方案,Virtex-4内嵌PowerPC高性能处理器,可更好地完成对象存储设备相关的控制和管理工作。实现了丰富的接口设计,包括千兆以太网、光纤通道、SATA(串行高级技术附件)等网络存储接口以及较PCI性能更优异的PCI-X(并连的PCI总线)主机接口;提供多种FPGA配置方式。使用Cadence公司的Capture CIS工具完成了该系统硬件的原理图绘制,通过了设计规则检查,生成了网表用作下一步设计工作的交付文件。
上传时间: 2013-04-24
上传用户:lijinchuan
信息安全在当今的社会生产生活中已经被广为关注,对敏感信息进行加密是提高信息安全性的一种常见的和有效的手段。 常见的加密方法有软件加密和硬件加密。软件加密的方法因为加密速度低、安全性差以及安装不便,在一些高端或主流的加密处理中都采用硬件加密手段对数据进行处理。硬件加密设备如加密狗和加密卡已经广泛地应用于信息加密领域当中。 但是加密卡和加密狗因为采用的是多芯片结构,即采用独立的USB通信芯片和独立的加密芯片来分别实现数据的USB传输和加密功能,如果在USB芯片和加密芯片之间进行数据窃听的话,很轻易地就可以获得未加密的明文数据。作者提出了一种新的基于单芯片实现的USB加密接口芯片的构想,采用一块芯片实现数据的USB2.0通信和AES加密功能,命名为USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口标准和AES加密算法。该加密芯片可以实现与主机的快速通信,具有快速的密码处理能力,对外提供USB接口,支持基于USB密码载体的自身安全初始化方式。 根据设计思想,课题研究并设计了USB2.0加密接口芯片的总体硬件架构,设计了USB模块和AES加密模块。为了解决USB通信模块与AES加密模块之间存在的数据处理单元匹配以及速度匹配问题,本文设计了AESUSB缓冲器,优化了AES有限域加密算法。最后,利用VerilogHDL语言在FPGA芯片上实现了USB2.0加密接口芯片的功能,并在此基础之上对加密芯片的通信和加密性能进行了测试和验证。
上传时间: 2013-05-24
上传用户:黄华强
同步技术在许多通讯系统中都是至关重要的,而WCDMA作为第三代移动通信的标准之一,对其同步算法进行研究是非常必要的。FPGA在许多硬件实现中充当了很重要的角色,所以研究如何在FPGA上实现同步算法是非常具有实际意义的。 本文讨论了三步小区搜索的算法,仿真了其性能,并且对如何进行算法的FPGA移植展开了深入的讨论。 本文对三步小区搜索的算法按照算法计算量和运算速度的标准分别进行了比较和讨论,并以节省资源和运行稳定为前提进行了FPGA移植。最终在主同步中提出了改进型的PSC匹配滤波器算法,在FPGA上提出了采用指针型双口RAM的实现方式;在辅同步中提出了改进型PFHT算法并采用查表遍历算法判决,在FPGA上提出了用综合型逻辑方式来实现;在导频同步中采用了移位寄存器式扰码生成算法,并引入了计分制判决算法。 与以往的WCDMA同步的FPGA实现相比,本文提出的实现方案巧妙地利用了FPGA的并行运算结构,在XILINX的V4芯片上只用了500个slice就完成了整个小区搜索,最大限度地节省了资源,为小区搜索在FPGA中的模块小型化提供了途径。
上传时间: 2013-08-05
上传用户:leileiq
随着科学技术的发展,指纹识别技术被广泛应用到各种不同的领域。对于一般的指纹识别系统,其设计要求具有很高的实时性和易用性,因此识别算法应该具有较低的复杂度,较快的运算速度,从而满足实时性的要求。所以有必要根据不同的识别算法采用不同的实现平台,使得指纹识别系统具有较高的可靠性、实时性、有效性等性能要求。 SOPC片上可编程系统和嵌入式系统是当前电子设计领域中最热门的概念。NiosⅡ是Altera.公司开发的一种采用流水线技术、单指令流的RISC嵌入式处理器软核,可以将它嵌入到FPGA内部,与用户自定义逻辑组建成一个基于FPGA的片上专用系统。 本文在综合考虑各种应用情况的基础上,以网络技术、数据库技术、指纹识别技术和嵌入式系统技术为理论基础,提出了一种有效可行的系统架构方案。对指纹识别技术中各个环节的算法和原理进行了深入研究,合理的改进了部分指纹识别算法;同时为了提高系统的实时性,采用NiosⅡ嵌入式处理器和FPGA硬件模块实现指纹图像处理主要算法。论文主要包括以下几个方面: 1、对指纹图像预处理、特征提取和特征匹配算法原理进行阐述,同时改进了指纹图像的细化算法,提高了算法的性能,并设计了一套实用的指纹特征数据结构; 2、针对指纹图像预处理模块,包括图像的归一化、频率提取、方向提取以及方向滤波,采用基于FPGA的硬件电路的方式实现。实验结果表明,在保证系统误识率较低、可靠性高的基础上,大大提高了系统的执行速度; 3、改变了传统的单枚指纹识别方法,提出采用多枚指纹唯一标识身份,大大降低了识别系统的误识率; 4、改进了传统的基于三角形匹配中获取基准点的方法,同时结合可变界限盒思想进行指纹特征匹配。 5、结合COM+技术、数据库技术和网络技术,开发了后台指纹特征匹配服务系统,实现了嵌入式指纹识别系统同数据库的实时信息交换。 实验结果表明,本文所提出的系统构架方案有效可行,基于FPGA的自动指纹识别系统在速度、功耗、扩展性等方面具有独特的优势,拥有广阔的发展前景。
上传时间: 2013-08-04
上传用户:laozhanshi111