加减法

共 47 篇文章
加减法 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 47 篇文章,持续更新中。

c#例子

C#界面初学编程,包括按钮、下拉复选框,加减法简单运算等等。

基于FPGA的软件无线电数字接收机的研究.rar

在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设计和实现。FPGA器件具有设计灵活、开发周期短和开发成本低等优点,所以广泛应用于各种通信系统中。

清华大学,Multisim 教材仿真全套资料

<p>清华大学,Multisim 教材仿真全套资。模拟电子仿真实验,数字电子仿真实验。</p><p>&nbsp; &nbsp;MD1</p><p>1-1 二极管加正向电压</p><p>1-2 二极管加反向电压</p><p>1-3 IV法测二极管伏安特性</p><p>1-4 用万用表检测二极管</p><p>1-5 例1.2.1电路</p><p>1-6 直流和交流电源同时作用于二极管</p><p>1-

<免费方案>口算宝/数学宝/口算机方案电路图,LCD液晶显示驱动IC-原厂技术支持

<p> VINKA/永嘉微电 VK0256B VK1621B VK1621S-1 VK1622 VK1056B/C等LCD驱动IC,适用口算宝/口算练习机 LCD液晶显示驱动 </p> <p> <br /> </p> <p> •口算练习机适用幼小衔接,小学低年级的学生使用,练习内容包括个位数加减法、个位数加减比大小、两位数加减法、两位数加减比大小、乘法口诀、 2位数以内乘除法比大小总共6大题

FPGA本例程为加减法计数器,主要实现的加减法计数的功能.rar

<p>FPGA本例程为加减法计数器,主要实现的加减法计数的功能.rar</p><p><img src="/uploads/pic/9c/c9c/bb3c5b531dbadbdf75c688388c7f8c9c-1.png" alt="FPGA本例程为加减法计数器,主要实现的加减法计数的功能.rar" title="FPGA本例程为加减法计数器,主要实现的加减法计数的功能.rar"></p>

计算机组成原理课程设计-模型机-加减法指令的实现.通过使用软件HKCPT

计算机组成原理课程设计-模型机-加减法指令的实现.通过使用软件HKCPT,了解程序编译,加载的过程。通过微单步,单拍调试,理解模型机中的数据流向。

简单加减法的汇编语言实现

简单加减法的汇编语言实现,通过底层的汇编程序实现,非常实用。

java加减法的编写和运用

java加减法的编写和运用

微机的程序~很多~如~BCD转换成二进制~加减法运算等

微机的程序~很多~如~BCD转换成二进制~加减法运算等

实验目的 这次进行的模型机的总体设计

实验目的 这次进行的模型机的总体设计,是在前几次实验田的基础之上进行的。前面几次实验中有算术逻辑运算单元实验,这次实验主要是完成对不带进位和带进位的加减法进行运算。这也是我们这们这次实验中的两个主要的题目。后面我们还有对通用寄存器、指令和微程序控制单元等部分的实验。而这些都是为了让我们更加了解计算机在工作时的具体运行情况,计算机在运行时,每个部分是怎样来完成自己的该完成的部分的。 这次实验

基本模型机系统分析与设计

基本模型机系统分析与设计,利用所学的计算机组成原理课程中的知识和提供的实验平台完成设计任务,从而建立清晰完整的整机概念。着重加减法指令的实现和设计,编制实验所需的程序,上机测试并分析所设计的程序。

用VHADL和Verilog HDL实现带进位的8位加减法器。

用VHADL和Verilog HDL实现带进位的8位加减法器。

复数计算器:1、设计的任务要求 (1) 所设计的复数计算器可以进行+、-、*、+=、-=、*=、++、--、&gt;=、&lt;=、==、!=运算符

复数计算器:1、设计的任务要求 (1) 所设计的复数计算器可以进行+、-、*、+=、-=、*=、++、--、&gt;=、&lt;=、==、!=运算符,其中,&gt;=、&lt;=是针对复数的模进行计算。 (2) 设计输入重载函数,要求能接收从键盘输入a+bi形式的复数,在程序中可以识别出实部虚部并正确赋值。 (3) 设计计算器测试程序,对加减法进行测试,要求在两位数以内进行,对乘法进行测试,

哈工大 计算机学院 组成原理大作业 运用程序模拟浮点数的运算 1. 用户输入十进制的阶码和尾数 2. 根据浮点运算的法则进行运算。 3. 浮点四则运算:加减法可以使用同一种对阶方法

哈工大 计算机学院 组成原理大作业 运用程序模拟浮点数的运算 1. 用户输入十进制的阶码和尾数 2. 根据浮点运算的法则进行运算。 3. 浮点四则运算:加减法可以使用同一种对阶方法,乘除法可以使用同一种对阶方 4. 对运算的方法得到的结果进行检查,看是否溢出,并把结果规格化。

接口资料1

<p class="MsoNormal" align="center" style="text-align:center;"> 微机原理与接口知识点总结:<span></span> </p> <p class="MsoNormal" style="margin-left:21.0pt;"> <span>&nbsp;</span> </p> <p class="MsoNormal" style=

设计十进制定点加减法计算器。要求能(不同时)显示6位输入和7位输出 (保留4位小数)

设计十进制定点加减法计算器。要求能(不同时)显示6位输入和7位输出 (保留4位小数)

这是个vhdl编写的16bit的加减法器

这是个vhdl编写的16bit的加减法器

CRC校验采用多项式编码方法。多项式乘除法运算过程与普通代数多项式的乘除法相同。多项式的加减法运算以2为模

CRC校验采用多项式编码方法。多项式乘除法运算过程与普通代数多项式的乘除法相同。多项式的加减法运算以2为模,加减时不进,错位,如同逻辑异或运算。

STL算法实现的大整数加减法的程序

STL算法实现的大整数加减法的程序, 能够进行正负数的加减,而且是动态数组的, 因此可以无限输入,这是本人这学期的大作业

实现一个超过了计算机所表示范围的长整数的加减法

实现一个超过了计算机所表示范围的长整数的加减法