删改版报告是vsf

共 252 篇文章
删改版报告是vsf 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 252 篇文章,持续更新中。

PID控制原理详解

<p> 比例控制(P)是一种最简单的控制方式。其控制器的输出与输入误差信号成比例关系。根据设备有所不同,比例带一般为2~10%(温度控制)。但是,仅仅是P 控制的话,会产生下面将提到的off set (稳态误差),所以一般加上积分控制(I),以消除稳态误差。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-1201161

全球著名半导体厂家介绍

<p> 德州仪器(Texas Instruments),简称TI,是全球领先的半导体公司,为现实世界的信号处理提供创新的数字信号处理(DSP)及模拟器件技术。除半导体业务外,还提供包括传感与控制、教育产品和数字光源处理解决方案。TI总部位于美国得克萨斯州的达拉斯,并在25多个国家设有制造、设计或销售机构。</p> <p> <img alt="" src="http://dl.eeworm.co

XTR105_BURR-BROWN_273961

XTR105、XTR112、XTR114是美国Burr-Brown公司在传感器领域推出的用于RTD的两线制专用集成变送电路,这个电路的突出优点是可以对Pt电阻中的二次项进行线性化补偿。文章介绍了它们的工作原理及其在一体化温度变送器中的应用。 关键词:XTR;RTD;线性化;温度变送器

基于巴氏距离和LPP相结合的人脸识别

<span id="LbZY">局部保持映射(Locality Preserving Projection,LPP)算法是一种有效的特征提取方法。提出了利用巴氏距离和LPP相合算法对特征进行提取。当特征维数过高时,首先对样本用LPP进行特征提取和降维处理,然后采用巴氏距离特征的迭代算法,得到最小错误率上界。在ORL上实验,实验结果表明了提出算法在人脸识别中的有效性。</span>

华南师范大学实验报告

模拟电路实验报告,华南师范大学实验报告。

FPU加法器的设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文

一种面向瞬时故障的容错技术的形式化方法

<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形

模电函数发生器课程设计报告

模电函数发生器课程设计报告,<br /> <br /> 现在我们通过对函数信号发生器的原理以及构成设计一个能变换出三角波、正弦波、方波的简易发生器。我们通过对电路的分析,参数的确定选择出一种最适合本课题的方案。在达到课题要求的前提下保证经济、方便、优化的设计策略。<br />

电路原理--图解,写的很详细,通俗易懂

这本书是关于电路原理讲解非常详细、很好的书籍。书中图文解释了电路工作原理,通俗易懂。

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

ADC需要考虑的交调失真因素

<p> &nbsp;</p> <div> 交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将IP2和IP3的定义应用于A

MT-011 找出那些难以琢磨、稍纵即逝的ADC闪码和亚稳状态

数字通信系统设计关注的一个主要问题是误码率(BER)。ADC噪声对系统BER的影响可以分析得出,但前提是该噪声须为高斯噪声。遗憾的是,ADC可能存在非高斯误码,简单分析根本无法预测其对BER的贡献。在数字示波器等仪表应用中,误码率也可能造成问题,尤其是当器件工作于&ldquo;单发&rdquo;模式时,或者当器件尝试捕获偶尔出现的瞬变脉冲时。误码可能被误解为瞬变脉冲,从而导致错误的结果。本指南介绍

编码译码集成电路VD5026 VD5027

<P>  VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。</P>

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

斩波稳定(自稳零)精密运算放大器

要想获得最低的失调和漂移性能,斩波稳定(自稳零)放大器可能是唯一的解决方案。最好的双极性放大器的失调电压为25 V,漂移为0.1 V/&ordm;C。斩波放大器尽管存在一些不利影响,但可提供低于5 V的失调电压,而且不会出现明显的失调漂移,<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2163GG08.jpg"

径向功率分配合成器的设计

<div> 讨论一种多路径向功率分配合成器的设计及其阻抗匹配问题, 这种功率分配器和合成器合成效率高, 是固态功率合成的理想途径。<br /> <br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-12021GF526318.jpg" style="width: 486px; height: 237px; " />

铝电解电容器:详细介绍原理,应用,使用技巧

<P class=diarycontent style="MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; LINE-HEIGHT: 12pt; mso-pagination: none"><FONT size=3>铝电解电容器:详细介绍原理,应用,使用技巧<p></p></FONT></P> <P class=MsoNormal style="MARGIN

运算放大器是模拟系统的主要构件

<div> 运算放大器是模拟系统的主要构件。它们可以提供增益、缓冲、滤波、混频和多种运算功能。在系统结构图中,运算放大器用三角形表示,有五个接点:正极电源、负极电源、正极输入、负极输入和输出,如图1(所有图片均在本文章最后)所示。电源脚用来为器件加电。它们可以连接 +/- 5V 电源,或在特殊考虑的情况下,连接 +10V 电源并接地。输入与输出之间的关系直截了当:Vout = A (Vin+ -

喇叭共振和预防研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于喇叭的共振原理,提高扬声器的发声强度并尽可能的降低因振动而消耗的能量,从而提高喇叭的效率。依照理论计算数据作为后续试验基础,通过多组试验对比,分别对

基于选择进位32位加法器的硬件电路实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单