专辑类-可编程逻辑器件相关专辑-96册-1.77G VHDL硬件描述语言与数字逻辑电路设计-333页-18.9M.pdf
上传时间: 2013-05-25
上传用户:zsjzc
专辑类-可编程逻辑器件相关专辑-96册-1.77G VHDL硬件描述语言-497页-2.3M-e文-PDF版.pdf
上传时间: 2013-04-24
上传用户:cath
用C51编写单片机延时函数 ,测试和计算了一些已有的延时函数。
上传时间: 2013-07-02
上传用户:西伯利亚狼
随着电力电子技术进一步发展,交流电动机的变频调速系统已被公认为近代交流调速中性能最优越的一种电力拖动系统.然而,随着电动机变频调速技术的发展,谐波污染问题也逐步显现.为了消除谐波,节能降耗,研究者做了大量的研究和分析.目前,在三相感应电动机变频调速系统中,对于整流过程所产生的谐波,已有过大量的分析和计算,并且研究出了精确的滤波方法,使整流部分输出电压近似为直流电压.而对于逆变过程产生的谐波,大多只是定性分析,很少有定量计算的文献出现.该文首先对SPWM控制技术从原理上进行了详细的描述,指出了谐波问题的研究方向和谐波研究的意义.然后针对逆变器-电动机系统,利用贝塞尔函数和傅里叶级数理论,分别对单相二阶SPWM逆变器和三相SPWM逆变器的输出电压谐波的产生、大小和分布进行了细致而具体的分析和计算.通过计算所得到的结果,以图文的形式对谐波问题进行了分析,得出了相应的结论,并且对影响SPWM输出电压谐波频谱分布的因素进行了详细的讨论.该文还讨论了谐波对感应电动机绕组磁动势、旋转磁场的转差率、转矩以及铜耗的影响,为感应电动机变频调速系统的设计、电机供电电压谐波分析及附加损耗计算提供了参考.该文最后利用MATLAB软件的SIMULINK中的电力系统库,建立SPWM逆变电路的仿真模型.通过仿真,不但验证了数学理论推导的正确性,而且为电力电子电路和电机变频调速系统的设计提供了一种很好的仿真方法.
上传时间: 2013-06-28
上传用户:smthxt
函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。
上传时间: 2013-07-09
上传用户:zw380105939
谐振变换器相对硬开关PWM变换器,具有开关频率高、关断损耗小、效率高、重量轻、体积小、EMI噪声小、开关应力小等优点。而LLC谐振变换器具有原边开关管易实现全负载范围内的ZVS,次级二极管易实现ZCS谐振电感和变压器易实现磁性元件的集成,以及输入电压范围宽等优点,因而得到了广泛的关注。 本文对谐振变换器的基本分类和各种谐振变换器的优缺点进行了比较和总结,并与传统PWM变换器进行了对比,总结出LLC谐振变换器的主要优点。并以400W LLC谐振变换器为目标设计,LLC前级使用APFC电路,后一级是LLC谐振变换器。 首先,基于FHA(基波分析法)的方法对LLC谐振变换器进了稳态电路的分析,并详细阐述了LLC谐振变换器在各个开关频率范围内的工作原理和工作特性。随后,文章详细比较了LLC谐振变换器与传统的谐振变换器和半桥PWM变换器不同之处。 然后,文章分别采用分段线性法和扩展描述函数法建立了LLC谐振变换器的小信号模型。由于分段线性法建立的小信号模型仅考虑了LLC谐振变换器工作在满负载的情况下,为了建立更具一般性的模型,论文又采用了扩展描述函数法建模,用以指导控制环路的设计。 接着,论文对整个系统进行了综合设计。文章给出了APFC部分的主电路和控制补偿回路的具体设计;同时,也做出了LLC谐振变换器主电路的具体设计,而LLC谐振变换器控制回路的设计,仍需要更深一步的研究,并需提出一种切实可行的设计方法。 最后,采用Pspiee软件建立了仿真模型。仿真结果得出LLC谐振变换器能在负载和输入电压变化范围都很大的情况下实现输出电压的稳定调节,并能实现场效应管和二极管的软开关,验证了理论分析的正确性;由于实验条件的限制,制作的实验电路板处于调试之中,希望进一步验证理论设计的正确性。
上传时间: 2013-04-24
上传用户:DanXu
任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。
上传时间: 2013-08-03
上传用户:1079836864
图像是人类智能活动重要的信息来源之一,是人类相互交流和认识世界的主要媒体。随着信息高速公路、数字地球概念的提出,人们对图像处理技术的需求与日剧增,同时VLSI技术的发展给图像处理技术的应用提供了广阔的平台。图像处理技术是图像识别和分析的基础,所以图像处理技术对整个图像工程来说就非常重要,对图像处理技术的实现的研究也就具有重要的理论意义与实用价值,包括对传统算法的改进和硬件实现的研究。仿生算法的兴起为图像处理问题的解决提供了一条十分有效的新途径;FPGA技术的发展为图像处理的硬件实现提供了有效的平台。 @@ 本文在详细介绍邻域图像处理算法及其数据结构、遗传算法和蚁群算法基本原理的基础上,将其应用于图像增强和图像分割的图像处理问题之中,并将其用FPGA技术实现。论文中采用遗传算法自适应的确定非线性变换函数的参数对图像进行增强,在采用FPGA来实现的过程中先对系统进行模块划分,主要分为初始化模块、选择模块、适应度模块、控制模块等,然后利用VHDL语言描述各个功能模块,为了提高设计效率,利用IP核进行存储器设计,利用DSP Builder进行数学运算处理。时序控制是整个系统设计的核心,为尽量避免毛刺现象,各模块的时序控制都是采用单进程的Moore状态机实现的。在图像分割环节中,图像分割问题转换为求图像的最大熵问题,采用蚁群算法对改进的最大熵确定的适应度函数进行优化,并对基于FPGA和蚁群算法实现图像分割的各个模块设计进行了详细介绍。 @@ 对实验结果进行分析表明遗传算法和蚁群算法在数字图像处理中的使用明显改善了处理的效果,在利用FPGA实现遗传算法和蚁群算法的整个设计过程中由于充分发挥了FPGA的并行计算能力及流水线技术的应用,大大提高算法的运行速度。 @@关键词:图像处理;遗传算法;蚁群算法;FPGA
上传时间: 2013-06-03
上传用户:小火车啦啦啦
本书全面的介绍了VHDL硬件描述语言的基本知识和利用VHDL语言进行数字电路系统设计的方法。
上传时间: 2013-07-30
上传用户:long14578
随着数字电子技术的发展,数字信号处理广泛应用于声纳、雷达、通讯语音处理和图像处理等领域。快速傅立叶变换(Fast Fourier Transform,FFT)在数字信号处理系统中起着很重要的作用,FFT 有效地提高了离散傅立叶变换(Discret Fourier Transform,DFT)的运算效率。 处理器一般要求具有高速度、高精度、大容量和实时处理的性能,而现场可编程门阵列(Field Programmable Gate Array,FPGA)是近年来迅速发展起来的新型可编程器件,在处理大规模数据方面,有极大的优势。论文采用了在FPGA中实现FFT算法的方案。 数字信号处理板的硬件电路设计是本论文的重要部分之一。在介绍了FFT以及波束形成的基本原理和基本方法的基础上,根据实时处理的要求,给出了数字信号处理板的硬件设计方案并对硬件电路的实现进行了分析和说明。 依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL)实现了1024点的FFT,接着对三种方法进行了评估,得出了FPGA完全能满足处理器的实时处理的要求的结论。然后根据通用串行总线(Universial Serial Bus,USB)协议,利用VHDL语言编写了USB接口芯片ISP1581的固件程序,实现了设备的枚举过程。
上传时间: 2013-06-27
上传用户:a937518043