虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

内存模块

内存模块(MemoryModule)是指一个印刷电路板表面上有镶嵌数个记忆体芯片chips,而这内存芯片通常是DRAM芯片。
  • 主要介绍了存储原理、RAM模块基础、FPM DRAM、与DRAM的读取过程 这是一本不错的介绍内存理论的书籍

    主要介绍了存储原理、RAM模块基础、FPM DRAM、与DRAM的读取过程 这是一本不错的介绍内存理论的书籍

    标签: DRAM RAM FPM 存储

    上传时间: 2016-07-17

    上传用户:zuozuo1215

  • Delphi内存优化模块,V4.90 一个拷到DelphiBin目录,一个用在自己程序目录中(或不用)

    Delphi内存优化模块,V4.90 一个拷到Delphi\Bin目录,一个用在自己程序目录中(或不用)

    标签: DelphiBin Delphi 4.90 目录

    上传时间: 2014-01-14

    上传用户:dongqiangqiang

  • clsASM 实现vb能调用内存的类模块!!!

    clsASM 实现vb能调用内存的类模块!!!

    标签: clsASM 内存 模块

    上传时间: 2014-11-14

    上传用户:阳光少年2016

  • 最新最稳定的Linux内存管理模块源代码

    最新最稳定的Linux内存管理模块源代码

    标签: Linux 内存管理 模块 源代码

    上传时间: 2017-05-10

    上传用户:Late_Li

  • 一个简单实用的嵌入式操作系统,实现了嵌入式操作系统的基本模块:内存管理、系统调度 、系统调用等。

    一个简单实用的嵌入式操作系统,实现了嵌入式操作系统的基本模块:内存管理、系统调度 、系统调用等。

    标签: 嵌入式操作系统 简单实用 内存管理 模块

    上传时间: 2017-06-02

    上传用户:hj_18

  • 内存优化模块源代码的哦 这个是用易语言写的没有找到他的分类

    内存优化模块源代码的哦 这个是用易语言写的没有找到他的分类

    标签: 内存 模块 分类 源代码

    上传时间: 2013-12-24

    上传用户:qiao8960

  • 小型内存分配模块,用通用循环双向链表实现

    小型内存分配模块,用通用循环双向链表实现,改程序模拟系统malloc

    标签: 内存分配 模块 循环

    上传时间: 2014-01-11

    上传用户:libinxny

  • 64位MIPS微处理器的模块设计和FPGA验证

      作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。  与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段。我国已结束无“芯”的历史,并向设计出更高性能处理器的目标迈进。  艾科创新微电子公司的VEGA处理器,是公司凭借自己的技术力量和科研水平设计出的一款64位高性能RSIC微处理器。该处理器基于MIPSISA构架,采用五级流水线的设计,并且使用了高性能处理器所广泛采用的虚拟内存管理技术。设计过程中采用自上而下的方法,根据其功能将其划分为取指、译码、算术逻辑运算、内存管理、流水线控制和cache控制等几个功能块,使得我们在设计中能够按照其功能和时序要求进行。  本文的首先介绍了MIPS微处理器的特点,通过对MIPS指令集和其五级流水线结构的介绍使得对VEGA的设计有了一个直观的认识。在此基础上提出了VEGA的结构划分以及主要模块的功能。作为采用虚拟内存管理技术的处理器,文章的主要部分介绍了VEGA的虚拟内存管理技术,将VEGA的内存管理单元(MMU)尤其是内部两个翻译后援缓冲(TLB)的设计作为重点给出了流水线处理器设计的方法。结束总体设计并完成仿真后,并不能代表设计的正确性,它还需要我们在实际的硬件平台上进行验证。作为论文的又一重点内容,介绍了我们在VEGA验证过程中使用到的FPGA的主要配置单元,FPGA的设计流程。VEGA的FPGA平台是一完整的计算机系统,我们利用在线调试软件XilinxChipscope对其进行了在线调试,修正其错误。  经过模块设计到最后的FPGA验证,VEGA完成了其逻辑设计,经过综合和布局布线等后端流程,VEGA采用0.18工艺流片后达到120MHz的工作频率,可在其平台上运行Windows-CE和Linux嵌入式操作系统,达到了预计的设计要求。  

    标签: MIPS FPGA 微处理器 模块设计

    上传时间: 2013-07-07

    上传用户:标点符号

  • 学籍管理系统!利用C语言实现! 在构思基本模块时

    学籍管理系统!利用C语言实现! 在构思基本模块时,订立了“读取文件到内存形成链表,对链表的操作,将内存的链表内容保存到文件”三大基本块。 读取文件:在main函数里完成。原理是,先检查文件指针是否在末尾,若否,则在内存开辟一个单位长度,在文件中读取单位长度数据入该空间中,并彼此构成链表。采取带参数的主函数,以保证保存文件的多样性。 对链表的操作:可分为插入(建立),删除,查找,修改,排序。五大基本功能。分别用五个函数完成。这里不一一描述。其中,删除,查找,修改都是要用到查找一个数据的操作。所以,在编写查找函数时,兼顾了删除,修改操作所需的元素。在删除中,尝试书中原始方法,而修改操作则保留我原有的引用。排序函数中,设想对已有的各项排序,因此按照每项再另建函数。通过代码量上的增加来确保运行的一次可行性。每次运行完都返回一个head值。再通过主函数的数据显示循环显示结果。 保存操作:关闭已打开文件。用“写”的形式建立同名的(同时自动删除原有的),将内存中的链表完全输出到文件中。

    标签: 管理系统 C语言 模块

    上传时间: 2014-01-03

    上传用户:dsgkjgkjg

  • 设计输入 ! 多种设计输入方法 – Quartus II • 原理图式图形设计输入 • 文本编辑 – AHDL, VHDL, Verilog • 内存编辑

    设计输入 ! 多种设计输入方法 – Quartus II • 原理图式图形设计输入 • 文本编辑 – AHDL, VHDL, Verilog • 内存编辑 – Hex, Mif – 第三方工具 • EDIF • HDL • VQM – 或采用一些别的方法去优化和提高输入的灵活性: • 混合设计格式 • 利用LPM和宏功能模块来加速设计输入

    标签: 8226 Quartus Verilog AHDL

    上传时间: 2014-01-04

    上传用户:love_stanford