永磁直流微电机作为一种机电能量转换器件,随着永磁新材料的开发,得到了迅猛的发展和广泛的应用。作为元器件,它的失效会关联到相应的工作系统和机构的正常运作,所以微电机的寿命可靠性分析和失效研究显得很重要,是准确估计其相关复杂工程系统稳定可靠性的基础。 论文基于永磁直流微电机产品是大批量且生产过程处于严格的统计质量控制状态下,而对其进行可靠性及失效分析。由于在影响微电机寿命的因素中,有很多属于随机性因素,因此可结合概率统计学原理,运用相关的数学工具,来探讨微电机失效分布函数的特征、类型和评价指标。论文针对微电机的特征,把一般的可靠性、失效分布类型函数进行整合、变换,运用到了微电机的可靠性分析上。 论文对微电机寿命可靠性及失效分析的数据处理也作了一些探讨。具体包括三个方面的内容:首先是根据试验测量结果,对预先假定的可靠性分布模式,即随机变量分布规律进行检验(假设检验)的方法作了探讨;其次是基于试验测量的样本值,估计随机分布参数的数值和推断这种估计的误差范围(一定置信水平下);再次是在预先根本不知道或不确定分布函数类型情形下,而根据寿命试验的测量数据结果,从中寻找出失效的分布特征,或者寻找出某一数学函数表达式,在某一确定精度下,运用数值分析原理来逼近数据分布规律。还结合微电机寿命试验的结果,作了可靠性实例分析。 论文还针对微电机失效的常见主要形式、状态,对组成微电机的主要零部件从工程应用角度作了系统分析。内容包括结合个人护理应用微电机的开发实例,建立了电刷振动分析模型,使用计算机软件模拟分析技术和激光振动测试技术,对微电机电刷片振动作了模拟和实际测量的对比分析,探讨了微电机电刷失效问题及改善、优化途径;运用材料学分析方法系统地探索了杯士和换向器设计、材料选择及失效问题;运用可靠性理论对电机结构进行了优化设计;并运用设计编程的电磁场有限元软件,对微电机电磁场进行了模拟优化设计;样机的实际测量结果和理论模拟基本吻合,并略为有所提高;还探讨了微电机寿命改善和能力提高的方法。
上传时间: 2013-07-18
上传用户:龙飞艇
随着社会的不断进步,人们的生活与银行的关系越来越密切,在银行办理业务占去了人们很大一部分时间,据日常生活经验,在银行办理业务的人均排队时间达到了两个小时,这种等待大大的影响了人们的生活质量。为了解决这个问题,本文设计了一种具有操作方便、价格低廉等特性的银行缴费系统,该系统以当前强大的网络系统为基础,能够让用户足不出户就可以向银行缴纳水、电、燃气、电话等费用,极大的方便了人们的生活,具有广泛的应用前景。 本文首先介绍了银行卡缴费系统的硬件设计方案,包括串口、JTAG、以太网、音频、USB、LCD触摸屏等接口电路的设计及各模块之间的关联关系;接着详细介绍了基于单片机的磁卡读卡器的软、硬件工作原理,为其设计了基于串口的驱动程序;然后介绍了触摸屏的工作原理,重点介绍了触摸屏的校正算法。最后介绍了基于MiniGUI的缴费通系统软件的设计,给出了系统的联合调试结果。 本缴费系统使用ARM9内核的2440处理器作为核心处理器,其主要外设有网卡、磁卡读卡器和触摸屏,其中网卡用于系统和网络的连接,提供局域网、电话线、ADSL三种上网方式;读卡器用于读入用户银行卡信息;触摸屏用于人机交互,包括用户输入密码、缴费金额及向用户显示历史缴费信息等功能。软件部分底层采用嵌入式Linux操作系统,使用MiniGUI集成开发环境,通过触摸屏向用户提供友好的人机交互界面。 文章最后针对本课题的研究内容进行了总结,指出不足并对未来发展进行展望。
上传时间: 2013-05-21
上传用户:凤临西北
《计算机组成原理》是计算机系的一门核心课程。但是它涉及的知识面非常广,内容包括中央处理器、指令系统、存储系统、总线和输入输出系统等方面,学生在学习该课程时,普遍觉得内容抽象难于理解。但借助于该计算机组成原理实验系统,学生通过实验环节,可以进一步融会贯通学习内容,掌握计算机各模块的工作原理,相互关系的来龙去脉。 为了增强实验系统的功能,提高系统的灵活性,降低实验成本,我们采用FPGA芯片技术来彻底更新现有的计算器组成原理实验平台。该技术可根据用户要求为芯片加载由VHDL语言所编写出的不同的硬件逻辑,FPGA芯片具有重复编程能力,使得系统内硬件的功能可以像软件一样被编程,这种称为“软”硬件的全新系统设计概念,使实验系统具有极强的灵活性和适应性。它不仅使该系统性能的改进和扩充变得十分简易和方便,而且使学生自己设计不同的实验变为可能。计算机组成原理实验的最终目的是让学生能够设计CPU,但首先,学生必须知道CPU的各个功能部件是如何工作,以及相互之间是如何配合构成CPU的。因此,我们必须先设计出一个教学用的以FPGA芯片为核心的硬件平台,然后在此基础上开发出VHDL部件库及主要逻辑功能,并设计出一套实验。 本文重点研究了基于FPGA芯片的VHDL硬件系统,由于VHDL的高标准化和硬件描述能力,现代CPU的主要功能如计算,存储,I/O操作等均可由VHDL来实现。同时设计实验内容,包括时序电路的组成及控制原理实验、八位运算器的组成及复合运算实验、存储器实验、数据通路实验、浮点运算器实验、多流水线处理器实验等,这些实验形成一个相互关联的系统。每个实验先由教师讲解原理及原理图,学生根据教师提供的原理图,自己用MAX+PLUSII完成电路输入,学生实验实际上是编写VHDL,不需要写得很复杂,只要能调用接口,然后将程序烧入平台,这样既不会让学生花太多的时间在画电路图上,又能让学生更好的理解每个部件的工作原理和工作过程。 论文首先研究分析了FPGA硬件实验平台,即实验系统的硬件组成。系统采用FPGA-XC4010EPC84,62256CPLD以及其他外围芯片(例如74LS244,74LS275)组成。根据不同的实验要求,规划不同实验控制逻辑。用户可选择不同的实验逻辑,通过把实验逻辑下载到FPGA芯片中构成自己的实验平台。 其次,论文详细的阐述了VHDL模块化设计,如何运用VHDL技术来依次实现CPU的各个功能部件。VHDL语言作为一种国际标准化的硬件描述语言,自1987年获得IEEE批准以来,经过了1993年和2001年两次修改,至今已被众多的国际知名电子设计自动化(EDA)工具研发商所采用,并随同EDA设计工具一起广泛地进入了数字系统设计与研发领域,目前已成为电子业界普遍接受的一种硬件设计技术。再次,论文针对实验平台中遇到的较为棘手的多流水线等问题,也进行了深入的阐述和剖析。学生需要什么样的实验条件,实验内容及步骤才能了解当今CPU所采用的核心技术,才能掌握CPU的设计,运行原理。另外,本论文的背景是需要学生熟悉基本的VHDL知识或技能,因为实验是在编写VHDL代码的前提下完成的。 本文在基于实验室的环境下,基本上较为完整的实现了一个基于FPGA的实验平台方案。在此基础上,进行了部分功能的测试和部分性能方面的分析。本论文的研究,为FPGA在实际系统中的应用提供研究思路和参考方案。论文的研究结果将对FPGA与VHDL标准的进一步发展具有重要的理论和现实意义。
上传时间: 2013-04-24
上传用户:小强mmmm
本文进行了基于FPGA的GPS直序伪码扩频接收机的设计和数字化硬件实现。论文首先对GPS卫星导航定位系统进行了分析,并对与数字化接收机直接相关联的GPS信号中频部分结合实际系统要求进行了设计和分析,由此确定了数字化伪码捕获跟踪接收机研制的具体要求,之后完成了接收机中频数字化方案设计。同时对伪码捕获跟踪后端的载波捕获跟踪的实现方案进行了描述和分析。最后利用EDA工具在FPGA芯片上实现了GPS数字化接收机的伪码捕获跟踪。 受工作环境的制约,GPS卫星接收机系统首先表现为功率受限系统,接收机必须满足在低信噪比条件下工作。同时接收机与卫星间高动态产生的多普勒频率,给接收机实现快速捕获带来了难度。通过仿真分析,综合了实现难度和性能两方面因素,针对小信噪比工作条件提出了改进型的序贯伪码捕获实施方案。同时按照捕获概率和时间的要求,对接收机偏压、上、下门限、NCO增益等进行了设计和仿真分析,确定了捕获的数字化实现方案,伪码跟踪采用超前滞后环方案。捕获完成后可使本地伪码与接收伪码的相对误差保持在±1/4码元范围内,而跟踪环路的跟踪范围为±4/3码元,保证了捕获到跟踪的可靠衔接,同时采用可变环路带宽措施解决了跟踪速度和精度的矛盾。 在数字化实现设计中,给出了详细的数字化实现方案和分析,这样在保证工作精度的同时尽量减少硬件资源的开销,利用EDA工具,采用Veilog设计语言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成数字化接收机伪码捕获跟踪的实现,并在其开发平台上对数字化接收机进行了仿真验证,在给定的工作条件下达到了设计性能和指标要求。
上传时间: 2013-04-24
上传用户:15510133306
基于FPGA技术的网络入侵检测是未来的发展方向,而网络包头的分类是入侵检测系统的关键。 文章首先介绍了FPGA技术的基本原理以及其在信息安全方面的应用,接着介绍入侵检测系统以及FPGA技术在入侵检测系统中的应用。 分析了几种比较出名的网络包分类算法,包括软件分类方法、TCAM分类算法、BV算法、Tree Bitmap算法以及端口范围分类算法。 在此基础上,文章设计了一个基于FPGA技术的入侵检测系统包分类的基本框架图,实现框架图中的各个基本功能模块。在实现过程中,提出了一类结合三态内容可寻址内存(TCAM)和普通存储器(RAM)的网络包包头分类方案。我们将检测规则编号并位图化,使用RAM存储与包头结构相关的规则位图,通过TCAM上的数据匹配操作,快速关联待分析的网络数据包与入侵检测规则。文章还讨论了网包头分类方法的优化算法,将优化算法与未优化算法在速度和空间上进行比较。此外,还讨论了对Snort的规则库进行整理和规则化的问题。 最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
上传时间: 2013-07-17
上传用户:gonuiln
兼容win7,安装时用管理员权限安装即可。另外,2009速度进一步加快,用起来非常顺手,还有一个细节,hspice2009中,avanwave不再是默认看图工具,而改成waveview,即sx。所以如果想要用avanwave看图,需要从安装程序中调入,或者将cosmos的路径填入avanwave的路径即可关联。
上传时间: 2013-08-03
上传用户:pkkkkp
低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内增益大于32.8 dB,噪声小于1.5 dB,输入输出驻波比小于2,达到设计指标。
上传时间: 2013-11-15
上传用户:brilliantchen
利用pHEMT工艺设计了一个2~4 GHz宽带微波单片低噪声放大器电路。本设计中采用了具有低噪声、较高关联增益、pHEMT技术设计的ATF-54143晶体管,电路采用二级级联放大的结构形式,利用微带电路实现输入输出和级间匹配,通过ADS软件提供的功能模块和优化环境对电路增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终使得该LNA在2~4 GHz波段内增益大于20 dB,噪声小于1.2 dB,输出电压驻波比小于2,达到了设计指标的要求。
上传时间: 2014-07-03
上传用户:远远ssad
德州仪器(TI)通过多种不同的处理工艺提供了宽范围的运算放大器产品,其类型包括了高精度、微功耗、低电压、高电压、高速以及轨至轨。TI还开发了业界最大的低功耗及低电压运算放大器产品选集,其设计特性可满足宽范围的多种应用。为使您的选择流程更为轻松,我们提供了一个交互式的在线运算放大器参数搜索引擎——amplifier.ti.com/search,可供您链接至各种不同规格的运算放大器。设计考虑因素为某项应用选择最佳的运算放大器所要考虑的因素涉及到多个相关联的需求。为此,设计人员必须经常权衡彼此矛盾的尺寸、成本、性能等指标因素。即使是资历最老的工程师也可能会为此而苦恼,但您大可不必如此。紧记以下的几点,您将会发现选择范围将很快的缩小至可掌控的少数几个。电源电压(VS)——选择表中包括了低电压(最小值低于2.7V)及宽电压范围(最小值高于5V)的部分。其余运放的选择类型(例如精密),可通过快速查验供电范围栏来适当选择。当采用单电源供电时,应用可能需要具有轨至轨(rail-to-rail)性能,并考虑精度相关的参数。精度——主要与输入偏移电压(VOS)相关,并分别考虑随温度漂移、电源抑制比(PSRR)以及共模抑制比(CMRR)的变化。精密(precision)一般用于描述具有低输入偏置电压及低输入偏置电压温度漂移的运算放大器。微小信号需要高精度的运算放大器,例如热电偶及其它低电平的传感器。高增益或多级电路则有可能需求低偏置电压。
上传时间: 2013-11-25
上传用户:1966649934
无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调
上传时间: 2013-10-20
上传用户:qiaoyue