先进先出

共 92 篇文章
先进先出 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 92 篇文章,持续更新中。

fifo verilog

使用verilog hdl语言设计一个先进先出的堆栈fifo,要求写出其测试源代码部分

用AVR单片机驱动的线阵CCD 数据采集

文章讨论了一种用单片机控制的线阵CCD数据采集系统.在该系统中,CCD用单片机直接驱动,同时,单片机控制A/D转换器和先进先出寄存器保存一场完整的数据;该系统可与其他单片机或PC的并口相连进行数据交换.

基于DSP的线阵CCD高速精密测量系统的设计

· 摘要:  传统的非接触线阵电荷耦合器件(CCD)测量系统,在速度和精度上都无法满足现代测量的要求.提出了以数字信号处理器(DSP)作为信号处理器,以复杂可编程逻辑器件(CPLD)作为时序发生器,结合高速ADC和先进先出(FIFO)存储器的新测量方法.重点介绍了CPLD配合DSP进行高效、灵活的采集控制部分.实验表明:该系统高效、稳定.

FIFO FPGA

异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个高可靠性、高速的异步FIFO电路便成为一个难点。本设计介绍解决这一问题的一种方法。本设计采用VHDL语言的形式,在QuartusII的开发平台下完成,继而下载到FPGA中实现。

实时图像处理系统的DSP实现

· 摘要:  本文以TI公司的DSP芯片TMS320C6204为例,结合IDT公司的先进先出缓存芯片IDT72V3640,介绍了其扩展总线XB在DMA控制下对FIFO进行读写,以实现对图像的实时采集、处理.  

网络中常用的队列管理方法比较

本文主要介绍了网络中常用的两种队列管理方法:先进先出(FIFO)和随机提前检<BR>测(RED),并且通过实验比较了这两种队列管理方法在解决网络拥塞控制方面的表现,体现了研究主动式队列管理方法的重要意

介绍CY7C441 CY7C443 CY7451 CY7C453定时先进先出存储器系列的基本性能和工作

<P>This application note explains the basic operations and features of Cypress clocked FIFO memories

基于FPGA的数字视频侦察监控系统设计.rar

数字视频监控技术无论是在军事领域还是在民用领域,都有着重要的作用和广泛的应用市场及前景。迫切的军用和民用需求,推动着视频监控技术持续而迅猛的发展。为了提高监控视频的图像质量,使设备小型化,以便能满足各种条件下的适用场合,目前基于FPGA的数字视频侦察监控系统已成为一种主流的解决方案。 本文设计了一种可以在战场上使用的数字视频侦察监控系统。该系统配备了12路摄像头,当侦察车或者装甲车在向前进的时候,

分水岭分割算法原理与代码

<p>分水岭分割方法,是一种基于拓扑理论的数学形态学的分割方法,其基本思想是把图像看作是测地学上的拓扑地貌,图像中每一点像素的灰度值表示该点的海拔高度,每一个局部极小值及其影响区域称为集水盆,而集水盆的边界则形成分水岭。分水岭的概念和形成可以通过模拟浸入过程来说明。在每一个局部极小值表面,刺穿一个小孔,然后把整个模型慢慢浸入水中,随着浸入的加深,每一个局部极小值的影响域慢慢向外扩展,在两个集水盆汇

UCOS 时间片轮转调度算法详解

1. UCOS 一种只支持优先级抢占型调度的操作系统。它不支持同一个优先级有 2 个及以上的任务同时运作。 我修改的 UCOS 支持不同优先级调度的同时,支持同一个优先级有 2 个以上的任务以时间 片轮转方式进行调度。 这个就是 UCOS 和我修改的 UCOS 的区别。 我修改后的 UCOS,在以后的文段中就称为“FIFO-UCOS”。 FIFO 就是先进先出的意思,和时间片轮转

ADXL345三轴加速度计高分辨率测量英文数据手册

<p>一般描述</p><p><br/></p><p>ADXL345是小、薄、低功耗、三轴加速度计高分辨率(13位)测量,最高可达16克数字。输出数据被格式化为16位补码并可访问。或者通过一个SPI(3或4线)或I2数字接口。</p><p><br/></p><p>ADXL345非常适合移动设备的应用程序。它倾斜传感应用中重力加速度的测量,以及运动引起的动态加速度或冲击。它的高分辨率(3.9毫克/ L

基于MFRC522的RFID读卡器模块设计

<p>目前国内的13.56MHzRFID读卡器芯片市场上、荷兰恩智浦公司的Mifare非接触读卡芯片系列中MFRC522系列具有低电压、低功耗、小尺寸、低成本等优点。采用3.3V统一供电,工作频率为13.56MHz,兼容ISO/IEC14443A及MIFARE模式。MFRC522主要包括两部分,其中数字部分由状态机、编码解码逻辑等组成;模拟部分由调制器、天线驱动器、接收器和放大器组成l。</p><

CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集: 4000

<p>CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集:</p><p>4000 CMOS 3输入双或非门1反相器.pdf</p><p>4001 CMOS 四2输入或非门.pdf</p><p>4002 CMOS 双4输入或非门.pdf</p><p>4006 CMOS 18级静态移位寄存器.pdf</p><p>4007 CMOS 双互补对加反相器.pdf</p><

实现分页请求

利用FIFO先进先出算法实现分页请求,先进先出

操作系统课设

<p style="margin-top:0pt;margin-bottom:0pt;direction:ltr;unicode-bidi:embed;vertical-align:baseline;"> 设计虚拟存储区和内存工作区,编程序演示下述算法的具体实现过程,并计算访问命中率: </p> <p style="line-height:200%;margin-top:0pt;margin-b

一个先进先出的内存

一个先进先出的内存,使用一个同步时钟产生各种不同尺寸的高速缓冲

在通信程序中

在通信程序中,经常使用环形缓冲区作为数据结构来存放通信中发送和接收的数据。环形缓冲区是一个先进先出的循环缓冲区,可以向通信程序提供对缓冲区的互斥访问。

这个是对先进先出队列FIFO的理解,希望能帮到大家,

这个是对先进先出队列FIFO的理解,希望能帮到大家,

先进先出缓存器的verilog设计与实现

先进先出缓存器的verilog设计与实现

用JAVA实现操作系统的页面置换 其中包括 最佳置换算法(Optimal)、先进先出算法(First-in, First-out) 、最近最久不用的页面置换算法(LeastRecently Used

用JAVA实现操作系统的页面置换 其中包括 最佳置换算法(Optimal)、先进先出算法(First-in, First-out) 、最近最久不用的页面置换算法(LeastRecently Used Replacement)三种算法的实现