以51单片机为处理器,测量方波信号的频率
上传时间: 2016-01-24
上传用户:gtzj
对AD 公司的TigerSHARC DSP (ADSP-TS101S)和摩托罗拉公司的具有AltiVec 矢量处理器核的 PowerPC 系列MPC7410 和MPC7455 处理器,在连续实时信号处理领域的应用进行了评估。
标签: TigerSHARC MPC ADSP-TS AltiVec
上传时间: 2013-12-10
上传用户:康郎
URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器,也包括用来完成数据运算的组合逻辑电路单元。控制单元用来产生控制信号序列,以决定何时进行何种数据运算。控制单元要从数据单元得到条件信号,以决定继续进行那些数据运算,数据单元要产生输出信号,数据运算状态等有用信息。
上传时间: 2014-01-25
上传用户:大三三
导弹的宽带多模导引头系统含有宽波段相控阵收发单元,它采用了晶片级相控阵 装置,带宽约2GHz~35GHz。多模中频单元有选择地生成雷达和干扰波形并测量反射雷达和外部RF能量辐射的参数。制导处理器控制前端装置以便主动或半主动雷达搜索、跟踪以及同时搜索、跟踪、寻的多部防御雷达,并针对这些防御雷达有选择地采取有效的电子对抗措施。指定突击目标的确认通过把接收的RF信号与预定的防御系统参数、高分辨力目标轮廓和预装目标地理坐标数据库进行相关来实现。
上传时间: 2014-01-16
上传用户:zhouli
:文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。
标签: Programmable FFT Field FPGA
上传时间: 2017-03-09
上传用户:jyycc
FFT处理器的FPGA设计方法,适合做信号处理的技术人员参考,用FPGA实现
上传时间: 2014-01-07
上传用户:13215175592
FFT处理器设计及其应用研究,适合做fpga信号处理的技术人员参考
上传时间: 2014-12-04
上传用户:txfyddz
本文以“某港口航道水深适时监测技术研究”项目为背景,针对港口水深测量系统中发射的水声信号,采用基于GPS时间同步技术、以MCU+FPGA为核心控制单元的设计方案,设计了一套适用于工程实际的水声信号数据采集与处理系统。该系统作为港口航道水深适时监测技术的重要部分,具有极为重要的意义。水声信号数据采集控制的核心是FPGA,时序电路的设计采用VHDL语言实现。主要任务是控制ADC与FIFO的工作时序相互配合,实现水声信号的高速采集与存储。该数据采集系统位于港口航道的一侧,水声信号的发射端位于港口航道另一侧,在同步技术方面,系统使用GPS技术来实现。发射换能器和数据采集与处理系统的处理器同时读取GPS的时间信息,到达预设时刻时,水声信号发射端和数据采集系统同时启动,实现对水声信号的异地同步采集。水声信号数据的算法处理是由单片机实现的。数据采集完成之后,单片机读取FIFO中的数据,并对其作信号的短时能量分析,判断出水声信号的起始点,然后将水声信号的有效数据和水声信号起始点的位置通过VHF发送到上位机。实验测试证明,本文设计的数据采集与处理系统在采样率为4MHz时工作稳定可靠,功耗低,测量精度高,具有较强的实用性,在水声信号的采集与处理方面有着广阔的应用前景。
标签: 数据采集
上传时间: 2022-06-04
上传用户:
脉冲多普勒(PD)雷达,它利用了多普勒效应原理,既具备脉冲雷达的测距性能,又具备多普勒雷达的测速性能,同时对杂波的抑制能力也比较突出,是一种重要的全相参体制的雷达。雷达信号处理是雷达技术发展的核心内容,它主要包含了以下几个方面的技术内容,如信号选择、正交采样技术、脉冲压缩技术、动目标检测技术和恒虚警检测技术等。雷达信号处理的仿真研究具有灵活、方便、快速、经济等特点,对于雷达技术的研究发展具有重要意义。论文首先分析了脉冲多普勒雷达的距离和速度的检测原理,对PD雷达的模糊函数的含义和性质进行了研究,分析了几种不同信号所对应的模糊函数并分别进行了仿真。以此为据,选择能够获得较高分辨率的波形设计方法。其次,根据雷达的检测性能、分辨率以及测量精度等性能要求,以线性调频(LFM)信号为主进行了研究,主要分析了线性调频信号的特性。模拟目标回波信号,将其加入噪声和杂波形成混合信号并对其进行脉冲压缩、动目标检测以及恒虚警处理。其中,脉冲压缩部分,论文选择采用相关处理器法实现。动目标检测部分,论文选择采用脉冲对消器级联多普勒滤波器组来实现。恒虚警处理部分,论文选择采用单元平均恒虚警检测来实现。最后,论文给出了雷达信号处理系统框图,建立目标函数,对其进行相关处理并进行仿真。对仿真结果进行分析,验证通过以上方法进行处理,能够有效获取目标的距离和速度信息,满足精度要求。
上传时间: 2022-07-08
上传用户:zhaiyawei
文章主要讨论了一种基于Xilinx FPGA及VPX(VITA46)架构的高性能雷达信号处理系统的设计方案,详细分析了系统指标与系统结构并全面论述了整个系统各部分的设计方案和硬件实现。系统包括高速信号采集/回放板卡、高速大容量数据存储板卡、高速信号处理板卡、高速信号交换板卡及高速系统背板等五类板卡。各类板卡通过高速VPX总线连接并被组装在雷达信号处理机箱内构成一套高扩展性、高性能的雷达信号处理系统。系统全采用Xilinx Virtex5FPGA高速现场可编程逻辑器件为主处理器及主控制器。信号采集/回放板使用基于FMC(VITA57)高速接口的子母板设计,提高了系统的灵活性和通用性;大容量数据存储板采用由高密度固态存储芯片Flash(闪存)组成的数据存储整列,提高了数据存储容量及存储带宽;信号处理板使用多片FPGA高效并行处理架构,提升系统运算能力及处理速率;同时系统采用FPGA高速串行口结合VPX总线架构并整合千兆以太网技术,加大了系统数据吞吐能力。关键词:XilinxFPGA,高性能,雷达信号处理系统,VPX
上传时间: 2022-07-27
上传用户: