tlc1543AD采集的使用源程序,除了一个高速的转换器之外和用途广泛的控制能力,这些装置有一在-之上芯片能选择的 14 波道的多工器 11 任何的类比输入或任何的三个内部的自己,自动的意义检查之一电压。取样保持电路功能是自动的。
上传时间: 2017-03-07
上传用户:chens000
AVR单片机SPI的串行ADC接口的设计 SPI(SerialPeripheralInterface---串行外设接口)总线系统是一种同步串行外设接口,允许MCU与各种外围设备以串行方式进行通信、数据交换,广泛应用于各种工业控制领域。 MAX187用采样/保持电路和逐位比较寄存器将输入的模拟信号转换为12位的数字信号,其采样/保持电路不需要外接电容。MAX187有2种操作模式:正常模式和休眠模式,将置为低电平进入休眠模式,这时的电流消耗降到10μA以下。置为高电平或悬空进入正常操作模式。
标签: SerialPeripheralInterface SPI AVR ADC
上传时间: 2017-04-04
上传用户:zsjzc
能够在电路布板设计中注意到电磁干扰与电磁兼容性设计,保持电路信号质量。
标签: 去耦电容设计规则
上传时间: 2016-01-22
上传用户:plancking
基于ep3c10e144 FPGA +双核8位AD928设计的双通道示波器quartus8.0 verilog 工程源码+ PDF硬件原理图,双通道示波器应用到FPGA主控与双核8位AD9288,AD9288是一款双核8位单芯片采样模数转换器(ADC),内置片内采样保持电路,专门针对低成本、低功耗、小尺寸和易用性进行了优化。AD9288采用100 MSPS转换速率工作,在整个工作范围内都具有出色的动态性能。每个通道均可以独立工作通道数:2通道模拟带宽:30MHz采样率:双通道,每125Msps垂直精度:8bit存储深度:每通道不小于8KB电压灵敏度:10mv/div~5v/div(1:1探头)扫速范围:100ns/div~5s/divFFT功能:1024点FFTX-Y功能触发方式:单次、正常、自动,触发电压可调并带有超前触发功能480*320/3.5寸高分辨率液晶显示器。工作电压:6.2V~9V,推荐使用8V稳压电源
标签: ep3c10e144 fpga ad928 示波器 quartus
上传时间: 2022-01-21
上传用户:
PCF8591 8位A/D和D/A转换1、特性:单电源供电。工作电压: 2.5 V ~ 6V。待机电流低。I2C 总线串行输入/输出。通过3 个硬件地址引脚编址。采样速率取决于I2C 总线速度。4个模拟输入可编程为单端或差分输入。自动增量通道选择。模拟电压范围: VSS~VDD。片上跟踪与保持电路。8 位逐次逼近式A/D 转换。带一个模拟输出的乘法DAC。2、应用:闭环控制系统。用于远程数据采集的低功耗转换器。电池供电设备。在汽车、音响和TV 应用方面的模拟数据采集。3、概述:PCF8591 是单片、单电源低功耗8 位CMOS 数据采集器件, 具有4 个模拟输入、一个输出和一个串行I2C 总线接口。3 个地址引脚A0、A1 和A2 用于编程硬件地址,允许将最多8 个器件连接至I2C总线而不需要额外硬件。器件的地址、控制和数据通过两线双向I2C 总线传输。器件功能包括多路复用模拟输入、片上跟踪和保持功能、8 位模数转换和8 位数模拟转换。最大转换速率取决于I2C 总线的最高速率。I2C 总线系统中的每一片PCF8591 通过发送有效地址到该器件来激活。该地址包括固定部分和可编程部分。可编程部分必须根据地址引脚A0、A1 和A2 来设置。在I2C 总线协议中地址必须是起始条件后作为第一个字节发送。地址字节的最后一位是用于设置以后数据传输方向的读/写位。(见图4、16、17)
上传时间: 2022-06-17
上传用户:qdxqdxqdxqdx
随着半导体技术的发展,模数转换器(Analog to Digital Converter,ADC)作为模拟与数字接口电路的关键模块,对性能的要求越来越高。为了满足这些要求,模数转换器正朝着低功耗、高分辨率和高速度方向快速发展。在磁盘驱动器读取通道、测试设备、纤维光接收器前端和日期通信链路等高性能系统中,高速模数转换器是最重要的结构单元。因此,对模数转换器的性能,尤其是速度的要求与日俱增,甚至是决定系统性能的关键因素。在分析各种结构的高速模数转换器的基础上,本文设计了一个分辨率为6位,采样时钟为1GS/s的超高速模数转换器。本设计采用的是最适合应用于超高速A/D转换器的全并行结构,整个结构是由分压电阻阶梯,电压比较器,数字编码电路三部分组成。在电路设计过程中,主要从以下几个方面进行分析和改进:采用了无采样/保持电路的全并行结构;在预放大电路中,使用交叉耦合对晶体管作为负载来降低输入电容和增加放大电路的带宽,从而提高比较器的比较速度和信噪比;在比较器的输出端采用时钟控制的自偏置差分放大器作为输出缓冲级,使得比较输出结果能快速转换为数字电平,以此来提高ADC的转换速度;在编码电路上,先将比较器输出的温度计码转换成格雷码,再把格雷码转换成二进制码,这样进一步提高ADC的转换速度和减少误码率。
上传时间: 2022-06-22
上传用户:kingwide
关键词:FPGA 数字电路 时序 时延路径 建立时间 保持时间
上传时间: 2013-08-31
上传用户:梧桐
关键词:FPGA 数字电路 时序 时延路径 建立时间 保持时间
上传时间: 2013-12-21
上传用户:ruan2570406
TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。 内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为高电平时,DATA OUT处于高阻态且I/O时钟被禁止。
上传时间: 2014-01-17
上传用户:qiaoyue
LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。 内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为高电平时, Dout处于高阻态且DIN时钟被禁止。
上传时间: 2014-01-23
上传用户:450976175