FPGA和嵌入式处理器实现低成本智能显示模块,并带有部分源程序
上传时间: 2013-08-06
上传用户:libinxny
FPGA设计中的低功耗解决方案\r\nFPGA设计中的低功耗解决方案
上传时间: 2013-08-10
上传用户:zw380105939
在鱼雷技术发展中,低截获概率技术(LPI)的采用大大提高鱼雷的作战能力,同时也对截获信号提出了更高的要求。本文将基于小波分析的检测方法,具体对有效的低截获特征信号信号进行检测,相比于短时傅里叶变换的基础上,采用Daubechies5小波对信号进行分解变换,证明小波分析方法的有效性及优越性。
上传时间: 2013-10-22
上传用户:lht618
详细讲解了低噪声放大器的设计
标签: 低噪声放大器
上传时间: 2013-11-05
上传用户:crazyer
低通滤波器设计
上传时间: 2014-12-23
上传用户:frank1234
文中使用了一种较为简单但非常实用的设计方法,采用四节八晶体差接桥型电路,设计和研制出了一种小型化低损耗中等带宽的石英晶体滤波器。该产品的中心频率为10.7 MHz,通带带宽属中等,阻带抑制要求较高,插入损耗较小,矩形系数小,晶体滤波器外形尺寸偏小。解决的关键技术问题是:晶体滤波器电路的设计,滤波器晶体谐振器的设计,滤波器的插损IL≦3 dB、3 dB带宽Bw3dB≥±19 kHz、通带波动≦1 dB、阻带衰减≥60 dB(偏离中心频率50 kHz以外)等技术指标的实现。
上传时间: 2013-11-01
上传用户:bruce
基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。
上传时间: 2013-11-04
上传用户:xlcky
Filter_Solutions_2009中文教程——低通滤波器设
标签: Filter_Solutions 2009 教程 低通
上传时间: 2014-12-23
上传用户:xywhw1
汽车类双路 FET 输入低失真运算放大器
上传时间: 2013-10-11
上传用户:fandeshun
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供了理论支持。
上传时间: 2013-11-02
上传用户:410805624