虫虫首页|资源下载|资源专辑|精品软件
登录|注册

位同步器

  • 实现msc1211的ad采样(24位寄存器)及串口收数和发数(初始化程序)

    实现msc1211的ad采样(24位寄存器)及串口收数和发数(初始化程序)

    标签: 1211 msc 24位 采样

    上传时间: 2017-08-29

    上传用户:yuanyuan123

  • Gardner 实现位同步

    用Gardner算法实现位同步

    标签: 视频教程

    上传时间: 2016-03-04

    上传用户:那那那d

  • Quarus13.1.0.162的32位破解器

    Quarus13.1.0.162的32位破解器

    标签: Quarus13.1.0

    上传时间: 2016-04-15

    上传用户:

  • 感应同步器原理图

    感应同步器电路原理图,包括集成放大电路的型号,外围电路设计,处理器的连接

    标签: 同步器 原理图

    上传时间: 2019-06-17

    上传用户:liwx10

  • 多窗口同步器源码

    多窗口同步器源码。。。。。。。。。。吗吗吗吗吗

    标签: 窗口 同步器 源码

    上传时间: 2020-05-13

    上传用户:ccccstc

  • FPGA_ASIC-基于早迟门位同步环的FPGA的实现

    该文档为FPGA_ASIC-基于早迟门位同步环的FPGA的实现概述资料,讲解的还不错,感兴趣的可以下载看看…………………………

    标签: fpga_asic 同步 fpga

    上传时间: 2021-10-16

    上传用户:slq1234567890

  • 倒计时计数计时器数字频率计四位数密码锁 4位抢答器数字钟简易电子琴等Multisim仿真实例30个合

    倒计时计数计时器数字频率计四位数密码锁 4位抢答器数字钟简易电子琴等Multisim仿真实例30个合集

    标签: 密码锁

    上传时间: 2021-12-10

    上传用户:kent

  • 用Proteus仿真设计八位抢答器

    文档为用Proteus仿真设计八位抢答器详解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,

    标签: proteus

    上传时间: 2022-06-30

    上传用户:得之我幸78

  • protues仿真基于51单片机的八位抢答器原理图源码

    protues仿真基于51单片机的八位抢答器原理图源码

    标签: protues 51单片机 抢答器 原理图

    上传时间: 2022-07-17

    上传用户:zhaiyawei

  • 基于FPGA的TS流复用器及其接口的设计与实现.rar

    在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。

    标签: FPGA TS流 复用器

    上传时间: 2013-08-02

    上传用户:gdgzhym