基于DSP的电子变倍系统设计
采用基于TI公司高性能Davinci系列的SEED-DTK_6437作为主要硬件平台,实现TMS320DM6437与TMS320VC5402处理器之间的通信。在DSP集成开发环境CCS3.3中采用C语言和汇编语言混合编程,对摄像头采集到的实时视频图像实现了变倍算法从软件到硬件平台的移植。同时加入人机...
采用基于TI公司高性能Davinci系列的SEED-DTK_6437作为主要硬件平台,实现TMS320DM6437与TMS320VC5402处理器之间的通信。在DSP集成开发环境CCS3.3中采用C语言和汇编语言混合编程,对摄像头采集到的实时视频图像实现了变倍算法从软件到硬件平台的移植。同时加入人机...
介绍了AES中,SubBytes算法在FPGA的具体实现.构造SubBytes的S-Box转换表可以直接查找ROM表来实现.通过分析SubBytes算法得到一种可行性硬件逻辑电路,从而实现SubBytes变换的功能....
介绍了基于Xilinx Spartan- 3E FPGA XC3S250E 来完成分辨率为738×575 的PAL 制数字视频信号到800×600 的VGA 格式转换的实现方法。关键词: 图像放大; PAL; VGA; FPGA 目前, 绝大多数监控系统中采用的高解析度摄像机均由47 万像素的CCD...
介绍了AES中,SubBytes算法在FPGA的具体实现.构造SubBytes的S-Box转换表可以直接查找ROM表来实现.通过分析SubBytes算法得到一种可行性硬件逻辑电路,从而实现SubBytes变换的功能....
介绍了基于Xilinx Spartan- 3E FPGA XC3S250E 来完成分辨率为738×575 的PAL 制数字视频信号到800×600 的VGA 格式转换的实现方法。关键词: 图像放大; PAL; VGA; FPGA 目前, 绝大多数监控系统中采用的高解析度摄像机均由47 万像素的CCD...