乘法器

共 490 篇文章
乘法器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 490 篇文章,持续更新中。

基于FPGA的数字相位计的研究与实现.rar

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在优化的硬件结构中,利用

单周控制功率因数校正技术研究.rar

单周控制(One Cycle Control,OCC)作为一种新型的控制方式在功率因数校正(Power Factor Correction,PFC)电路中得到广泛地应用。单周控制PFC技术不需要乘法器,无需采样输入电压,简化了控制电路的设计。 本文首先阐述了单周控制单相Boost型 PFC的工作原理,并分析了单周控制的核心参数——积分时间常数的变化给单相功率因数校正效果带来的影响,用仿真和实验证明

基于FPGA的数字中频接收机研究

<p>在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。</p><p>本文围绕宽带、高效数字中频接收机的研制,开展了以下几个方面的研究工作:</p><p>1研究讨论了数字中频接收机中变频、滤波等的关键技术,利用FPGA编程实现了用于下变频处

单周控制三相四线制静止无功发生器研究.rar

随着电力电子技术的不断发展,利用新型静止无功发生器(SVG)来实现动态无功功率补偿的研究逐渐成为电力电子领域比较活跃的研究领域之一。 本文针对现有静止无功发生器存在的控制器结构复杂、设备成本高、难以推广到工业和工程实际应用中的不足之处,提出了采用单周控制的三相四线制静止无功发生器。 首先分析了无功补偿的必要性,介绍并比较了现有的无功补偿装置以及SVG作为无功补偿器的先进性;介绍了SVG的主电路结构

数字逻辑电路的ASIC设计.pdf.rar

书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐

基于XilinxFPGA的小波滤波器设计与仿真.rar

传统的滤波方法是基于Fourier分析理论,根据信号在Fourier频域的特性设计滤波器,但是这类滤波方法无法提供信号在局部时间段上的频率信息。小波分析具有局部化时-频特征,克服了Fourier分析的缺陷大大扩展了对信号的分析能力,是信号处理领域的高新技术,是多学科关注的热点,被广泛的应用于很多领域。小波滤波作为小波理论与应用的重要分支,近年来也得到了很大的发展,标志着一种新的滤波方法的出现。但由

基于FPGA的数据采集与处理技术的研究.rar

目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域,信号处理算法理论己趋于成熟,但其具体硬件实现方法却值得探讨。FPGA是近年来广泛应用的超大规模、超高速的可编程逻辑器件,由于其具有高集成度、高速、可编程等优点,大大推动了数字系统设计的单片化、自动化,缩短了单片数字系统的设计周期、提高了设计的灵活性和可靠性,在超高速信号处理和实时测控方面有非常广泛的应用。本文对FPGA的数据采集与

基于FPGA浮点运算器的设计及其在雷达中的应用.rar

在很多高精度计算场合需要采用浮点运算。过去用门电路进行各种运算通常为定点运算,但其计算精度有限。随着现场可编程门阵(FPGA)的迅速发展,可以采用FPGA实现浮点运算。 本文首先介绍定点数和浮点数的格式,完成基于FPGA的几种常用浮点运算器的VHDL设计,包括浮点数与定点数之间的相互转换,浮点加法器、减法器、乘法器以及除法器。在这些浮点运算单元电路中采用多级流水线技术,并在某些方面优化算法,提高了

基于FPGA/CPLD实现的FFT算法与仿真分析

可编程逻辑器件FPGA(现场可编程门阵列)和CPLD(复杂可编程逻辑器件)越来越多的应用于数字信号处理领域,与传统的ASIC(专用集成电路)和DSP(数字信号处理器)相比,基于FPGA和CPLD实现的数字信号处理系统具有更高的实时性和可嵌入性,能够方便地实现系统的集成与功能扩展。 FFT的硬件结构主要包括蝶形处理器、存储单元、地址生成单元与控制单元。本文提出的算法在蝶形处理器内引入流水线结构,提高

ECC密码算法的FPGA实现及优化设计

  本文主要对基于FPGA芯片的椭圆曲线密码算法的实现及优化设计进行了研究。由于点乘运算极大影响了椭圆曲线密码系统的加/解密速度,本文对点乘运算的FPGA设计进行了重点优化。首先比较分析了三种点乘算法,从运算复杂度的角度确定了蒙哥马里算法是最利于FPGA芯片实现的。然后根据蒙哥马里算法,用VerilogHDL语言实现了基于FPGA芯片的椭圆域中的基本运算(模加、模乘、模平方和模逆)。通过三种模乘算

基于FPGA的音频处理器的设计与实现

本文分析了数字音频处理技术中数字滤波器的各种传统实现算法,尤其是研究了FIR数字滤波器的实现算法,在分析了数字滤波器的传统算法的基础上,针对家用和便携式音频处理系统,提供一种基于FPGA的音频处理器的实现方案,以适应便携式和家用设备对处理器体积和功耗小的发展要求.该方案对实现N阶FIR数字滤波器的传统算法进行了改良,将滤波器的系数用浮点数表示法来表示,使得原本至少需要一个乘法器和一个加法器来实现滤

基于FPGA的1024点流水线工作方式的FFT实现

本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制单元的设计、数据存储器的设计,从而完成1024点流水线工作方式的FFT,达到工作在50MHZ时钟频率的设计要

SYSTEMVIEW教材

SystemView的库资源十分丰富,包括含若干图标的基本库(Main Library)及专业库(Optional Library),基本库中包括多种信号源、接收器、加法器、乘法器,各种函数运算器等;专业库有通讯(Communication)、逻辑(Logic)、数字信号处理(DSP)、射频/模拟(RF/Analog)等;它们特别适合于现代通信系统的设计、仿真和方案论证,尤其适合于无线电话、无绳电

基于IEEE80211a的OFDM基带传输系统的研究及其部分模块的FPGA实现

IEEE802旗下的无线网络协议引领了无线网络领域的新革命,其不断提升的速度优势满足了人们对于高速无线接入的迫切要求,在这其中,OFDM技术所起的作用不可小觑。随着FPGA、信号处理和通信技术的发展,OFDM的应用得到了长足的进步。在此情况下,以OFDM技术为核心实现数据传输的原型机系统显得应情应景而且必要。 本课题在深入理解OFDM技术的同时,结合相应的EDA工具对系统进行建模并基于IEEE80

基于FPGA的FFT信号处理器的设计与实现

现场可编程门阵列(FPGA)是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,它结合了微电子技术、电路技术和EDA(Electronics Design Automation)技术。随着它的广泛应用和快速发展,使设计电路的规模和集成度不断提高,同时也带来了电子系统设计方法和设计思想的不断推陈出新。 随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒

基于FPGA浮点运算器的设计

在很多高精度计算场合需要采用浮点运算。过去用门电路进行各种运算通常为定点运算,但其计算精度有限。随着现场可编程门阵(FPGA)的迅速发展,可以采用FPGA实现浮点运算。 本文首先介绍定点数和浮点数的格式,完成基于FPGA的几种常用浮点运算器的VHDL设计,包括浮点数与定点数之间的相互转换,浮点加法器、减法器、乘法器以及除法器。在这些浮点运算单元电路中采用多级流水线技术,并在某些方面优化算法,提高了

模拟乘法器AD834的原理与应用

AD834是美国ADI公司推出的宽频宽、四象限、高性能的模拟乘法器.它工作稳定,计算误差小,并具有低失真和微功耗的特点,本文介绍了AD834模拟乘法器的主要特性、工作原理、应用考虑和应用实例.

VHDL源代码下载

【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编码转换】、【加法器】、【编码器/译码器】、【4位乘法器】、【只读存储器】、【RSFF触发器

RSA在DSP下的快速加密实现

·摘要:&nbsp; RSA是最早提出的公钥密码体制,其原理简单,安全性好,但由于其密钥较长才能保证一定的安全性,因而计算量大,如果用软件加密其速度太慢,用硬件实现可以大大提高RSA的速度.DSP芯片系列提供了一种专用的乘法器,其完成一次乘法的时间只要一个周期,这使实现RSA的速度加快.介绍了一种适合DSPTMS320C54X芯片,用汇编语言实现的一种快速的RSA,并实现了良好的加速算法.

基于FPGA的AM实现

基于FPGA,实现AM调幅功能的实现,分为四个个模块,载波生产模块,调制波生成模块,乘法器模块,以及波形ROM模块。