主机端

共 39 篇文章
主机端 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 39 篇文章,持续更新中。

不同功能触发器的相互转换方法

触发器是时序逻辑电路的基本构成单元,按功能不同可分为 RS 触发器、 JK 触发器、 D 触发器及 T 触发器四种,<BR>其功能的描述可以使用功能真值表、激励表、状态图及特性方程。只要增加门电路便可以实现不同功能触发器的相互<BR>转换,例如要将 D 触发器转换为 JK 触发器,转换的关键是推导出 D 触发器的输入端 D 与 JK 触发器的输入端<BR>J 、 K 及状态输出端 Qn 的逻辑表达

AN-1064了解AD9548的输入基准监控器

<p> &nbsp;</p> <div> 如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考

四大EMC设计技巧讲解

EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由&quot;最大不匹配原则&quot;决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120401150129210.jpg" />

带有异步复位端的D触发器

带有异步复位端的D触发器#2

用于UHF RFID阅读器的无电感巴伦LNA设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除

High-Speed Digital System desi

前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连

在单端应用中采用差分I/O放大器

<p> &nbsp;</p> <div> Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage,

4-20mA~0-5V两通道模拟信号隔离采集A D转换器

isoad系列产品实现传感器和主机之间的信号安全隔离和高精度数字采集与传输,广泛应用于rs-232/485总线工业自动化控制系统,4-20ma / 0-10v信号测量、监视和控制,小信号的测量以及工业现场信号隔离及长线传输等远程监控场合。通过软件的配置,可接入多种传感器类型,包括电流输出型、电压输出型、以及热电偶等等。 产品内部包括电源隔离,信号隔离、线性化,a/d转换和rs-485串行通信等模块

一种改进的基于时间戳的空间音视频同步方法

<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音

扩展电容数字转换器AD7745_AD7746的容性输入范围

本电路提供一种扩展AD7745/AD7746容性输入范围的方法。同时,还说明如何充分利用片内CapDAC,使范围扩展系数最小,从而优化电路,实现最佳性能。AD7745具有一个电容输入通道,AD7746则有两个通道。每个通道均可配置为单端输入或差分输入方式。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201155GC96.jp

单端10-bit SAR ADC IP核的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1

一种便携式光谱采集系统的设计与实现

<span id="LbZY">为了快速有效地判断化学物质中的微量成分,并粗略估计成分的含量,提出一种便携式分光光度计的设计方案,对该方案的光谱采集系统进行了设计与讨论。与传统的分光光度计设计方案相比,该方案采用线阵CCD器件代替传统的光电管来实现光电信号的转换,易于提高系统的运行速度并减少系统体积;利用FIFO(先入先出队列)可以实现高速数据输出设备与低速控制器的数据交换。本系统可以选择LCD液

低噪声放大器(LNA)

LNA的功能和指标<BR>二端口网络的噪声系数<BR>Bipolar LNA<BR>MOS LNA<BR>非准静态(NQS)模型和栅极感应噪声<BR>CMOS最小噪声系数和最佳噪声匹配<BR>参考文献<BR>LNA 的功能和指标<BR>&#8226; 第一级有源电路,其噪声、非线性、匹配等性<BR>能对整个接收机至关重要<BR>&#8226; 主要指标<BR>– 噪声系数(NF)<BR>取决于系统

调频调制度监视仪/监视器/分析仪

该款立体声调制度监视仪/分析仪可以保证FM发射记优质工作和 FM 电台保持在最大的调制电平或对发射机的性能进行检测。根据全美和国际标准,该款监视仪特设频率合成的RF预选器,可按50KHZ档预选频率。精确 的 基带解调,PLL 立体声信道解码,线性相位滤波器,为监视调制度电平和性能的检测提供了全面的方便的测试。多路音频输入可供检测和外接失真仪。该款仪器外接天线时可与低电平 RF输入端连接,也可经传输

MT-004 ADC输入噪声面面观——噪声是利还是弊?

所有模数转换器(ADC)都有一定量的&ldquo;折合到输入端噪声&rdquo;,可以将其模拟为与无噪声ADC 输入串联的噪声源。折合到输入端噪声与量化噪声不同,后者仅在ADC处理交流信号时出 现。多数情况下,输入噪声越低越好,但在某些情况下,输入噪声实际上有助于实现更高 的分辨率。这似乎毫无道理,不过继续阅读本指南,就会明白为什么有些噪声是好的噪 声。

DN454 单端至差分放大器设计技巧

<p> &nbsp;</p> <div> A fully differential amplifi er is often used to converta single-ended signal to a differential signal, a designwhich requires three signifi cant considerations: theimpedance of

基于周期平稳的盲信噪比估计方法

基于对信号的周期平稳统计量的分析,提出了一种高斯白噪声信道下的盲信噪比估计方法。对信号的调制方式没有要求,也不需要发送端发送己知数据。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120320140T2601.jpg" />

单极超微能耗智能照明控制墙壁开关

发明人简介:发明人米有泉是复合型人才,在电子领域很有造就,给国内外众多企业开发设计了不少创新产品解决了不少技术难题。<BR>单极开关是串联在一根火线与负载一端之间或者串联在一根零线与负载一端之间的控制开关,比如智能照明控制墙壁开关和机械墙照明控制壁开关就是单极开关。要解决的技术壁垒是串联供电难题,开发难度相当大。<BR>双极开关是并联在零火线上的控制开关,比如电视、空调、风扇、装在灯具里的吸顶遥控

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

运算放大器中的虚断虚短应用

<P>  虚短和虚断的概念</P> <P>  由于运放的电压放大倍数很大,一般通用型运算放大器的开环电压放大倍数都在80 dB以上。而运放的输出电压是有限的,一般在 10 V~14 V。因此运放的差模输入电压不足1 mV,两输入端近似等电位,相当于 “短路”。开环电压放大倍数越大,两输入端的电位越接近相等。</P> <P>  “虚短”是指在分析运算放大器处于线性状态时,可把两输入端视为等电位,这一