本程序实现的硬件平台为苏州大学MCU&DSP研发中心的MC9S12DG128核心板与MT-ExBorard-Ⅰ型扩展板。该硬件平台使用9.8304MHZ的有源晶振
本程序实现的硬件平台为苏州大学MCU&DSP研发中心的MC9S12DG128核心板与MT-ExBorard-Ⅰ型扩展板。该硬件平台使用9.8304MHZ的有源晶振,配置后系统程序运行的总线频率为4.9152MHZ。硬件连线方面,使用扩展板下方的10到17脚即标识为LED1_LD0至LED1_LD7的...
本程序实现的硬件平台为苏州大学MCU&DSP研发中心的MC9S12DG128核心板与MT-ExBorard-Ⅰ型扩展板。该硬件平台使用9.8304MHZ的有源晶振,配置后系统程序运行的总线频率为4.9152MHZ。硬件连线方面,使用扩展板下方的10到17脚即标识为LED1_LD0至LED1_LD7的...
晶和IC中心 升压电路等...
频率合成与锁相技术...
频率合成...
如何调试锁相环频率合成器...