代码搜索:XDS 560 V2

找到约 7,632 项符合「XDS 560 V2」的源代码

代码结果 7,632
www.eeworm.com/read/37514/1081252

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/37541/1082017

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/37608/1083848

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/38263/1109796

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/38275/1110404

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/42508/1149554

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/224251/4805476

js compare.js

/* * current version: v8 * v1 :完成节点比较着色。 * v2 :将js抽出,独立成文件。 * v3 :完成节点内文本细节比较着色。 * v4 :改用标准EMCAScript语法,完成对FireFox浏览器的兼容。 * v5 :改进比较算法,防止由于文本被多个节点分割产生的错误判断。 * v6 :发现并修复一个BUG(之前当有一
www.eeworm.com/read/349333/3145535

vsh zzsurface.vsh

vs_2_0 dcl_position v0 dcl_normal v1 dcl_texcoord v2 dcl_color v3 def c0,0.0,0.5,1.0,2.0 m4x4 oPos,v0,c5 //变换点位置到WorldViewProj空间 m3x4 r1,v1,c1 //变换法向量到WorldView空间 dp3 r2
www.eeworm.com/read/354189/3079033

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4
www.eeworm.com/read/334409/12605124

lib default.lib

.SUBCKT VoltageSources PULSE+ PULSE- SIN+ SIN- PWL+ PWL- FM+ FM- VClock PULSE+ PULSE- PULSE( 0 5 0.5e-3 1e-6 1e-6 0.5e-3 1e-3 ) v2 SIN+ SIN- SIN( 0 5 1000 0 0 ) v3 PWL+ PWL- PWL( 1e-4 0 2e-4 1 3e-4