代码搜索结果
找到约 6,434 项符合
FPGA 的代码
ep2c5q208.fld
G:/My File/File/study/FPGA/Procedure/EP2C5Q208/db/EP2C5Q208.quartus_db
EP2C5Q208
实验板连线说明.txt
异步通信:
电源模块中需要跳线.第一个跳线处左跳5V
只需将750K时钟信号与FPGA中的79脚GCLK1连接.
说明.txt
这是我用vhdl语言,在fpga内部做了一个双口ram的程序。我的邮箱:wleechina@163.com
21ic ddr sdram控制器的fpga实现.htm
21IC: DDR SDRAM控制器的FPGA
21ic 基于fpga-cpld和usb技术的无损图像采集卡.htm
21IC: 基于FPGA/CPLD和USB技术
21ic 一种基于fpga的a超数字式探伤系统的研究.htm
21IC: 一种基于FPGA的A超数字式探伤系
21ic 基于fpga的机载合成孔径雷达数字信号处理机接口板卡的设计与实现.htm
21IC: 基于FPGA的机载合成孔径雷达数字
coregen.log
# Xilinx CORE Generator 6.1i
# User = 刘韬
Initializing default project...
Loading plug-ins...
All runtime messages will be recorded in E:\刘韬\MY_WORK\FPGA\程序\I2C\coregen.log
# busformat=BusFormatAn
clk_div5_modelsim.xrf
vendor_name = ModelSim
source_file = 1, D:/fpga例子/clk_div5/clk_div5.vhd
source_file = 1, D:/fpga例子/clk_div5/clk_div5.vwf
design_name = clk_div5
instance = comp, \clk~I\, clk, clk_div5, 1
instance
fpga串行通讯.vbp
Type=Exe
Form=主窗口.frm
Reference=*\G{00020430-0000-0000-C000-000000000046}#2.0#0#C:\WIN98\SYSTEM\STDOLE2.TLB#OLE Automation
Object={648A5603-2C6E-101B-82B6-000000000014}#1.1#0; MSCOMM32.OCX
Object=