代码搜索:野火WF-SIM900A模块资料

找到约 10,000 项符合「野火WF-SIM900A模块资料」的源代码

代码结果 10,000
www.eeworm.com/read/284864/8886678

h fileio.h

/****************************************************************************** 名称:内存文件缓冲模块. 功能:此模块的功能是把建立以文件为基础的数据保存模块. 数据将以临时文件方式保存,程序关闭时文件奖被删除. 在不读写数据时,文件处于关闭状态. 临时文件名按: TMP12345.
www.eeworm.com/read/284422/8932445

txt 用户态和内核共享内存--最简单的例子.txt

例子中,用户态程序的KERNEL_VIRT_ADDR就是内核模块打印的地址p 这里是hard coding(先加载内核模块,再把打印的地址赋值给KERNEL_VIRT_ADDR), 可以采用其他的方式传递。 2.6内核验证。 内核模块----------------------- #include #include
www.eeworm.com/read/426060/10290941

v lcd_top.v

// LCD_Top.v //连接Clock_Gen模块和LCD_Driver模块 module LCD_Top(clk_48M,rst,LCD_EN,RS,RW,DB8); input clk_48M,rst; output LCD_EN,RS,RW; output [7:0] DB8; wire clk_LCD; //用于将Clock_Gen模块
www.eeworm.com/read/465201/7059446

cpp igmp_main.cpp

/******************************************************* 文件名: igmp_main.cpp 文件说明: 本文件是IGMP Proxy模块的主模块文件,负责 初始化变量,提供接收和发送数据包函数, 然后将区分不同类型的数据包交给其他模块 处理。 修改记录: 2. 2004-4-14 changzhan 修改接收函数,
www.eeworm.com/read/465201/7059447

cpp~ igmp_main.cpp~

/******************************************************* 文件名: igmp_main.cpp 文件说明: 本文件是IGMP Proxy模块的主模块文件,负责 初始化变量,提供接收和发送数据包函数, 然后将区分不同类型的数据包交给其他模块 处理。 修改记录: 2. 2004-4-14 changzhan 修改接收函数,
www.eeworm.com/read/443957/7619870

txt 新建 文本文档.txt

PIC单片机C语言编程实例——液晶显示模块编程 -------------------------------------------------------------------------------- PIC单片机C语言编程实例——液晶显示模块编程 15.2.2 MG-12232模块的编程 下面以图15.1的接口电路为例。液晶显示区域分成E1边和E2边,下面
www.eeworm.com/read/436928/7758715

h fileio.h

/****************************************************************************** 名称:内存文件缓冲模块. 功能:此模块的功能是把建立以文件为基础的数据保存模块. 数据将以临时文件方式保存,程序关闭时文件奖被删除. 在不读写数据时,文件处于关闭状态. 临时文件名按: TMP12345.
www.eeworm.com/read/315510/13541442

bat avrbuild.bat

cd "E:\iccavr代码\实验4_1602字符LCD模块_ASM\" E: del "E:\iccavr代码\实验4_1602字符LCD模块_ASM\lcd_1602.map" del "E:\iccavr代码\实验4_1602字符LCD模块_ASM\lcd_1602.lst" "C:\Program Files\Atmel\AVR Tools\AvrAssembler\avrasm
www.eeworm.com/read/492682/6418937

v lcd_top.v

// LCD_Top.v //连接Clock_Gen模块和LCD_Driver模块 module LCD_Top(clk_48M,rst,LCD_EN,RS,RW,DB8); input clk_48M,rst; output LCD_EN,RS,RW; output [7:0] DB8; wire clk_LCD; //用于将Clock_Gen模块
www.eeworm.com/read/8852/154223

pbd tc35.pbd

This is an internal working file generated by the Source Browser. 15:07 38s D:\我的文档\430模块调试\tc35\Debug\Obj\TC35.pbi D:\我的文档\430模块调试\tc35\Debug\Obj\UART.pbi D:\我的文档\430模块调试\tc35\Debug\Obj\common.pb