代码搜索:超声原理
找到约 9,226 项符合「超声原理」的源代码
代码结果 9,226
www.eeworm.com/read/11076/195300
txt 课程内容.txt
讲述MFC AppWizard的原理与MFC程序框架的剖析。AppWizard是一个源代码生成工具,是计算机辅助程序设计工具,WinMain在MFC程序中是如何从源程序中被隐藏的,theApp全局变量是如何被分配的,MFC框架中的几个类的作用与相互关系,MFC框架窗口是如何产生和销毁的,对窗口类的PreCreateWidow和OnCreate两个函数的着重分析,Windows窗口与C++中的CWn ...
www.eeworm.com/read/13259/270890
ewb 异步记数器.ewb
Electronics Workbench Circuit File
Version: 5
Charset: ANSI
Description:
"异步十进制加法计数器工作原理:"
" 如果计数器从Q3Q2Q1Q0=0000状开始计数,那么在输入第八个计数脉以前,F0,F1,F2的J,K始终为 1,工作在T’触发器状态。在此其间,Q0输出脉冲送给F3,且F3保持0状态不变。
www.eeworm.com/read/14544/387575
txt 注意.txt
Q1:
《深入浅出ARM7-lpc2400(上册)》 Page150,第三行:“在LPC2400系列ARM中,仅无FLASH的LPC2460和LPC2470支持外部引导。”
附带光盘里的原理图SDRAM和FLASH部分右下,却标着:BOOT 0,BOOT1=1,1;BOOT from extra 16bit Nor flash。同时还画着D14,15(BOOT0,1)上拉的电路。这样不就矛盾了
www.eeworm.com/read/15680/534036
txt 注意.txt
Q1:
《深入浅出ARM7-lpc2400(上册)》 Page150,第三行:“在LPC2400系列ARM中,仅无FLASH的LPC2460和LPC2470支持外部引导。”
附带光盘里的原理图SDRAM和FLASH部分右下,却标着:BOOT 0,BOOT1=1,1;BOOT from extra 16bit Nor flash。同时还画着D14,15(BOOT0,1)上拉的电路。这样不就矛盾了
www.eeworm.com/read/34198/1039552
ewb 异步记数器.ewb
Electronics Workbench Circuit File
Version: 5
Charset: ANSI
Description:
"异步十进制加法计数器工作原理:"
" 如果计数器从Q3Q2Q1Q0=0000状开始计数,那么在输入第八个计数脉以前,F0,F1,F2的J,K始终为 1,工作在T’触发器状态。在此其间,Q0输出脉冲送给F3,且F3保持0状态不变。
www.eeworm.com/read/38020/1088109
+
V1.00创建原理图
V1.01版本 2010年8月5日
1.推荐使用LDO型号更改为CAT6219,与CAT6218一样,只是后级电流为500mA,
更换原因:我司有批量CAT6219,与实际性能应用无关。
2.ISP下拉电阻改为100欧,允许在应用中进入ISP下载固件程序。
3.新增BOOT引脚和DEF引脚
BOOT引脚拉低为强制进入Boot模式;
DEF引脚
www.eeworm.com/read/38604/1115509
+
V1.00创建原理图
V1.01版本 2010年8月5日
1.推荐使用LDO型号更改为CAT6219,与CAT6218一样,只是后级电流为500mA,
更换原因:我司有批量CAT6219,与实际性能应用无关。
2.ISP下拉电阻改为100欧,允许在应用中进入ISP下载固件程序。
3.新增BOOT引脚和DEF引脚
BOOT引脚拉低为强制进入Boot模式;
DEF引脚
www.eeworm.com/read/222274/4821336
svn-base readme.txt.svn-base
致谢:
在这里我要感谢好友软件日志,是他在我的软件生涯中提出了很多有意义的想法!是他在我烦恼的时候
陪我聊天!
说明:
(1)写分页程序的相关类的想法来源于好友(软件日志:qq呢称)。并由他提出了ms sqlserver下的分页sql的实现,
个人感觉不错,故产生了完成相关通用类的念头
(2)ms sqlserver下的分页sql原理:通过 ...
www.eeworm.com/read/341102/3256523
txt f16_24_p8.txt
设计目的:输出频率可调/相位差可调的两路正弦波
设计原理:时钟二分频(外接12MHz晶振)
将输入的8位频率控制字FWORD左移8位后,经过32位累加器和寄存器, 取其32位的高10位,再经过10位累加器和寄存器,最后经过正弦查找 表、D/A转换和低通滤波电路将其输出。
相位控制字左移2位。
...
www.eeworm.com/read/341102/3256547
txt f16_24_p8.txt
设计目的:输出频率可调/相位差可调的两路正弦波
设计原理:时钟二分频(外接12MHz晶振)
将输入的8位频率控制字FWORD左移8位后,经过32位累加器和寄存器, 取其32位的高10位,再经过10位累加器和寄存器,最后经过正弦查找 表、D/A转换和低通滤波电路将其输出。
相位控制字左移2位。
...