代码搜索:脉冲变压器

找到约 3,024 项符合「脉冲变压器」的源代码

代码结果 3,024
www.eeworm.com/read/131462/14145190

m hc221.m

%《数字信号处理教程——MATLAB释义与实现》第二章例2.2.1程序hc221 % 离散信号的基本序列 % 电子工业出版社出版 陈怀琛编著 2004年9月 % clear,n0=0;nf=10;ns=3;n03=-2; % n1=n0:nf;x1=[zeros(1,ns-n0),1,zeros(1,nf-ns)]; %单位脉冲序列的产生 n1 = n0:nf; x1=[(n1-n
www.eeworm.com/read/220804/14788230

m q808.m

%《MATLAB在电子信息课程中的应用》第八章例8.8程序q808 % 零点对二阶连续系统和离散系统的脉冲响应的影响 % 电子工业出版社出版 陈怀琛 吴大正 高西全合著 2001年10月 clear,clf, wn=1; zeta=0.4; % 设定参数wn, zeta for Tp=[0.2,1,5] % 设定参数Tp den=conv([Tp,1],[1,2*z
www.eeworm.com/read/220331/14803522

m ex0801.m

% [ex8.1] 周期矩形脉冲函数的合成 function [A_sym,B_sym]=CTFShchsym % 采用符号计算求一个周期内连续时间函数f的三角级数展开系数,再用这些 % 展开系数合成连续时间函数f.傅立叶级数 % 函数的输入输出都是数值量 % Nf=6 谐波的阶数 % Nn 输出数据的准确位数 % A_sym 第1元素是直流项,其后元素依次是1,2,3...
www.eeworm.com/read/215953/15032971

m hc221.m

%《数字信号处理教程——MATLAB释义与实现》第二章例2.2.1程序hc221 % 离散信号的基本序列 % 电子工业出版社出版 陈怀琛编著 2004年9月 % clear,n0=0;nf=10;ns=3;n03=-2; % n1=n0:nf;x1=[zeros(1,ns-n0),1,zeros(1,nf-ns)]; %单位脉冲序列的产生 n1 = n0:nf; x1=[(n1-n
www.eeworm.com/read/208976/15230101

asm remote.asm

ORG 0000H AJMP MAIN;转入主程序 ORG 0003H ;外部中断P3.2脚INT0入口地址 AJMP INT ;转入外部中断服务子程序(解码程序) ;以下为主程序进行CPU中断方式设置 MAIN:SETB EA ;打开CPU总中断请求 SETB IT0 ;设定INT0的触发方式为脉冲负边沿触发 SETB EX0 ;打开INT0中断请求 ;以下对单片机的所有
www.eeworm.com/read/4698/38755

asm b04.asm

; “模仿式” 实验四 V/F压频转换实验 ;文件名:B04.ASM ;定时器0作定时器,定时器1对外部输入脉冲进行计数并把计数值显示于数码管上. OUTBIT equ 0e101h ; 位控制口 CLK164 equ 0e102h ; 段控制口(接164时钟位) DAT164 equ 0e102h ; 段控制口(接164数据位) IN
www.eeworm.com/read/6178/84002

txt ta8445k.txt

该电路摘自西湖CM2528。 1脚:9V——电源1 2脚:0.2V——场触发脉冲输入端 3脚:1.3V——场幅控制 4脚:L/HV——50/60Hz转换(50Hz=L;60Hz=H) 5脚:3V——外接锯齿波形成电容 6脚:3.2V——负反馈 7脚:25V——电源2 8脚:1.2V——泵电源提升端 9脚:0.8V——滤波器电容
www.eeworm.com/read/6387/85275

ewb 二进制上行计数器.ewb

Electronics Workbench Circuit File Version: 5 Charset: ANSI Description: "在上图中所示的计数器是利用在输入脉冲的下降沿触发JK触发器的计数器。在这种电路中,如 图附2.63波形图所示,对于输入T,输出Q1、Q2在其下降沿进行初始值的翻转。假定最初两级的输出Q1、Q2都被复位为“0”,则在输入T的第1各
www.eeworm.com/read/6387/85302

ewb 右移移位寄存器.ewb

Electronics Workbench Circuit File Version: 5 Charset: ANSI Description: " 上图是由4个JK触发器组成的右向(由高到低)移位寄存器逻辑电路图。图中 各触发器的CP端接在一起作移位脉冲控制端;最低位触发器的J、K端作为数码输入端;前一个触发器的输出端与后一个触发器的J、K端连接。" "
www.eeworm.com/read/7324/114996

asm b04.asm

; “模仿式” 实验四 V/F压频转换实验 ;文件名:B04.ASM ;定时器0作定时器,定时器1对外部输入脉冲进行计数并把计数值显示于数码管上. OUTBIT equ 0e101h ; 位控制口 CLK164 equ 0e102h ; 段控制口(接164时钟位) DAT164 equ 0e102h ; 段控制口(接164数据位) IN