代码搜索:测频测相
找到约 5,809 项符合「测频测相」的源代码
代码结果 5,809
www.eeworm.com/read/213944/15121568
txt dds演示程序的操作说明.txt
本程序功能:
DDS文件夹内的程序,完成直接数字频率合成功能,有正弦,三角,方波三种波形,并能扫频.
可通过键盘操作设置频率参数和选择波形种类和控制运行.
由两部分组成,"C"文件夹内,是用于在 51 单片机上运行的 C语言程序, "Verilog"文件夹内,是用Verilog语言编写的 FPGA 程序.
DDS的工作原理,请参阅有关资料,本 ...
www.eeworm.com/read/211973/15169039
m example7_8.m
%首先,创建一个一维FIR低通滤波器,变换矩阵是可以根据需要定义的,这里定义了一个截
%断频
%率为0.6的十阶低通滤波器和一个截断频率为0.5的十四阶低通滤波器
b1=remez(10,[0 0.4 0.6 1],[1 1 0 0]);
[H1,w]=freqz(b1,1,64,'whole');
colormap(jet(64))
plot(w/pi-1,fftshift(abs(
www.eeworm.com/read/211973/15169040
asv untitled76.asv
%首先,创建一个一维FIR低通滤波器,变换矩阵是可以根据需要定义的,这里定义了一个截
断频
%率为0.6的十阶低通滤波器和一个截断频率为0.5的十四阶低通滤波器
b1=remez(10,[0 0.4 0.6 1],[1 1 0 0]);
[H1,w]=freqz(b1,1,64,'whole');
colormap(jet(64))
plot(w/pi-1,fftshift(abs(H
www.eeworm.com/read/4698/38755
asm b04.asm
; “模仿式” 实验四 V/F压频转换实验
;文件名:B04.ASM
;定时器0作定时器,定时器1对外部输入脉冲进行计数并把计数值显示于数码管上.
OUTBIT equ 0e101h ; 位控制口
CLK164 equ 0e102h ; 段控制口(接164时钟位)
DAT164 equ 0e102h ; 段控制口(接164数据位)
IN
www.eeworm.com/read/7324/114996
asm b04.asm
; “模仿式” 实验四 V/F压频转换实验
;文件名:B04.ASM
;定时器0作定时器,定时器1对外部输入脉冲进行计数并把计数值显示于数码管上.
OUTBIT equ 0e101h ; 位控制口
CLK164 equ 0e102h ; 段控制口(接164时钟位)
DAT164 equ 0e102h ; 段控制口(接164数据位)
IN
www.eeworm.com/read/13072/268327
txt nrf24l01.txt
NRF24l01
产品性能:
1) 2.4GHZ全球开放ISM频段免许可使用
2) 最高工作速率2Mbps,GFSK高效调制
3) 125个频道满足多点通讯和跳频通讯需求
4) 1.9-3.6V工作,低功耗,待机模式仅1uA.
5) 双通道数据接收,内置环行天线,体积仅17*34mm,通信距离在100m之内,软件编简单。
7) 内置硬件8/16位CRC校验,收发中断标志,每次可发28 ...
www.eeworm.com/read/27197/980401
asm 200-250hz变化频率输出.asm
;程序名称 200-250Hz变化频率输出
;程序功能 利用定时/计数器T1设定时间的变化,由P1.0口产生200-250Hz变化的频; 率。实际应用例如:传感器、前级推动、频率发生器。
F2H EQU 30H ;200Hz输出频率的计数初值的存放地址
F2L EQU 31H
F3H EQU 32H ;250Hz输出频率的计数初值
www.eeworm.com/read/478406/1353062
asm b04.asm
; “模仿式” 实验四 V/F压频转换实验
;文件名:B04.ASM
;定时器0作定时器,定时器1对外部输入脉冲进行计数并把计数值显示于数码管上.
OUTBIT equ 0e101h ; 位控制口
CLK164 equ 0e102h ; 段控制口(接164时钟位)
DAT164 equ 0e102h ; 段控制口(接164数据位)
IN
www.eeworm.com/read/341102/3256523
txt f16_24_p8.txt
设计目的:输出频率可调/相位差可调的两路正弦波
设计原理:时钟二分频(外接12MHz晶振)
将输入的8位频率控制字FWORD左移8位后,经过32位累加器和寄存器, 取其32位的高10位,再经过10位累加器和寄存器,最后经过正弦查找 表、D/A转换和低通滤波电路将其输出。
相位控制字左移2位。
...
www.eeworm.com/read/341102/3256547
txt f16_24_p8.txt
设计目的:输出频率可调/相位差可调的两路正弦波
设计原理:时钟二分频(外接12MHz晶振)
将输入的8位频率控制字FWORD左移8位后,经过32位累加器和寄存器, 取其32位的高10位,再经过10位累加器和寄存器,最后经过正弦查找 表、D/A转换和低通滤波电路将其输出。
相位控制字左移2位。
...