代码搜索:序列信号
找到约 10,000 项符合「序列信号」的源代码
代码结果 10,000
www.eeworm.com/read/269017/11111403
m eg10_4.m
N=12;%序列长度
n=0:N-1;%时域取样
xn=cos(pi*n/6);%产生序列
k=0:N-1;%频域取样
wn=exp(-j*2*pi/N);
nk=n'*k;
wnnk=wn.^nk;
xk=xn*wnnk %计算DFT
figure(1)%画图
stem(n,xn)
figure(2)
stem(k,abs(xk))
www.eeworm.com/read/148259/12479604
m circonvt.m
function y = circonvt(x1,x2,N)
% 在x1 和 x2: (时域)之间的N点圆周卷积
% -------------------------------------------------------------
% [y] = circonvt(x1,x2,N)
% y = 包含圆周卷积的输出序列
% x1 = 长度 N1
www.eeworm.com/read/237777/13931098
m circonvt.m
function y = circonvt(x1,x2,N)
% 在x1 和 x2: (时域)之间的N点圆周卷积
% -------------------------------------------------------------
% [y] = circonvt(x1,x2,N)
% y = 包含圆周卷积的输出序列
% x1 = 长度 N1
www.eeworm.com/read/237777/13931429
m ex030400.m
%第三章: 例3.4:
% 用矩阵-向量乘法求有限长序列的DTFT
%
n = -1:3; x = 1:5; % x(n)序列
k = 0:500; w = (pi/500)*k; % [0, pi] 轴分为501点.
X = x * (exp(-j*pi/500)) .^ (n'*k); % 用矩阵-向量乘法求DTFT
magX
www.eeworm.com/read/235309/14074879
m s1_2.m
%Signal & System 1-2
%建立单位界跃序列u(n)
n0=0;
n1=-10;
n2=10;
figure(1)
n=[n1:n2];
x=[(n-n0)>=0];
stem(n,x)
xlabel('n');ylabel('x(n)');title('单位界跃序列:u(n)');
grid
www.eeworm.com/read/200130/15440882
m eg10_4.m
N=12;%序列长度
n=0:N-1;%时域取样
xn=cos(pi*n/6);%产生序列
k=0:N-1;%频域取样
wn=exp(-j*2*pi/N);
nk=n'*k;
wnnk=wn.^nk;
xk=xn*wnnk %计算DFT
figure(1)%画图
stem(n,xn)
figure(2)
stem(k,abs(xk))
www.eeworm.com/read/188453/8539154
txt 分频器.txt
分频器的硬件描述语言设计
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。
LIBRARY IEEE;
...
www.eeworm.com/read/188251/8555105
m pskmod1.m
function mod_out = pskmod1(mod_in)
%function用于对输入的基带数字信号进行调制;
%A1,A0,两个一唯数组用于存处对应数字信号1,0的不同相位的模拟调制段信号;
%本程序为方便直接从图形中看出结果,采用一个周期正弦波来表示1BIT的数字信号,如国需要改变调制频率,只需相对改变A1,A0数组;
a1=[ 0 0.0628 0. ...
www.eeworm.com/read/178324/9407844
txt readme.txt
Small RTOS的Pcf8563驱动程序及其在在DP-51下载仿真实验仪上使用的的例子。
使用:
把Small RTOS配置为允许使用信号量;将宏IICSem定义为分配给IIC总线驱动的信号量的索引;将PCF8563Sem定义为分配给PCF8563的驱动程序的信号量的索引;将PCF8563Delay定义为等待信号量的最长时(0为一直等待).
多任务操作PC ...
www.eeworm.com/read/421772/10700517
txt 分频器的硬件描述语言设计.txt
分频器的硬件描述语言设计
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。
LIBRARY IEEE;
...