代码搜索:低频振荡

找到约 1,489 项符合「低频振荡」的源代码

代码结果 1,489
www.eeworm.com/read/198009/7957096

ini lastfile.ini

[File Number] n=10 [LastFile] File 0=D:\89C51\Bin2\多灯振荡器duodzdq\Zdq.bin File 1=D:\89C51\Bin2\数码管0-99计数器99jsq\1.bin File 2=D:\89C51\Bin2\八月桂花香8yghx\8yghx.bin File 3=D:\89C51\Bin2\华基.BIN File 4
www.eeworm.com/read/320789/13418293

txt ht1621.txt

LCD 设定(命令模式字的低8位数据) BIAS EQU 52H 1/3 偏压4背极 RC256 EQU 30H 系统时钟选用片 内RC振荡器 SYSEN EQU 02H 打开系统时钟 LCDON EQU 06H 打开偏压发生器 SYSDIS EQU 00H 关闭系统时钟和 偏压发生器 X32K EQU 28H 系统时钟选择为 片外晶振 ToneOn EQU 1
www.eeworm.com/read/319553/13448779

c ad转换.c

#include #include __CONFIG(0x1832); //芯片配置字,看门狗关,上电延时开,掉电检测关,低压编程关,加密,4M晶体HS振荡 const char TABLE[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; void DELAY();
www.eeworm.com/read/339122/12256490

asm em78p153designpwmout.asm

;以纯软件方式在低速MCU上实现高速PWM的方法 ;作为消费电子的开发人员来说,控制成本是头等待大事,因此在开发过程中以各种方法来控制成本, ;下面介绍一下在4MHZ的MCU上实现20KHz以上的可调PWM输出: ;程序以EMC78P153为MCU,使用内部RC振荡器,频率为4MHz MAIN: WDTC ;=============================
www.eeworm.com/read/214585/15094008

c pic12f508.c

//实验目的:GPIO口的流水灯,熟悉PIC12F508的I/O口的操作 //GP3因为做编程电压VPP和复位脚MCLR,所以不点亮该口的LED //硬件要求: //1)时钟选择OSCC跳到I/O //2)断开j5/j6或者j7/j8 //3)拨码开关S13全部置ON #include __CONFIG(0x0ffa); //看门狗关,内部RC振荡,GO0
www.eeworm.com/read/200366/15434699

txt carmp3.txt

有车载MP3方案提供用MCU控制BH1418FV FMT80110NE BH1417F/FV MAX2606 接收想用LV24000LP加小单片机 TDA7021等收音IC MC3362、3363、3367等等 发射是MC2831、2833等 小小新式的调频发射 新型调频发射芯片MAX2606 MAX2606是新型调频发射芯片,内部集成了变容二极管的压控振荡器
www.eeworm.com/read/188453/8539154

txt 分频器.txt

分频器的硬件描述语言设计 在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 LIBRARY IEEE; ...
www.eeworm.com/read/423896/10527501

m ex822.m

%《MATLAB及其在理工课程中的应用指南》第八章例8-2-2程序 % 晶体管放大器低频等效电路分析 % 西安电子科技大学出版社出版 陈怀琛编著 1999年10月初版,2004年11月第二版 % clear w=logspace(0,3); C1=1e-5;rs=100;rb=1e4; hie=1000;hfe=100;us=1; re=200; Ce=1e-4; rc=1000
www.eeworm.com/read/421772/10700517

txt 分频器的硬件描述语言设计.txt

分频器的硬件描述语言设计 在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 LIBRARY IEEE; ...
www.eeworm.com/read/320538/13424417

txt 分频器.txt

分频器的硬件描述语言设计 在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 LIBRARY IEE ...