代码搜索:低功耗CMOS

找到约 2,363 项符合「低功耗CMOS」的源代码

代码结果 2,363
www.eeworm.com/read/376085/9332713

sp fig33_27.sp

* Figure 33.27 CMOS: Mixed-Signal Circuit Design * M1 Vd1 Vg Vs Vb pmos W=20 L=1 M2 Vd2 Vg Vs Vb pmos W=40 L=1 M3 Vd3 Vg Vs Vb pmos W=100 L=1 Vg Vg 0 DC 0 Vs Vs 0 DC 1.5 Vb Vb 0 DC 1.5 V
www.eeworm.com/read/358157/10195342

txt 74、74hc、74ls系列芯片资料.txt

74、74HC、74LS系列芯片资料,从网上下的,集合了一下 系列 电平 典型传输延迟ns 最大驱动电流(-Ioh/Lol)mA AHC CMOS 8.5 -8/8 AHCT COMS/TTL 8.5 -8/8 HC COMS 25 -8/8 HCT COMS/TTL 25 -8/8 ACT COMS/TTL 10 -24/24 F TTL 6.5 -15/64 ALS T
www.eeworm.com/read/378796/7069982

c hd.c

/* passed * linux/kernel/hd.c * * (C) 1991 Linus Torvalds */ #include /* * 本程序是底层硬盘中断辅助程序。主要用于扫描请求列表,使用中断在函数之间跳转。 * 由于所有的函数都是在中断里调用的,所以这些函数不可以睡眠。请特别注意。 * 由Drew Eckhardt 修改,利用CMOS 信息检测硬盘数
www.eeworm.com/read/329346/12959008

c hd.c

/* passed * linux/kernel/hd.c * * (C) 1991 Linus Torvalds */ #include /* * 本程序是底层硬盘中断辅助程序。主要用于扫描请求列表,使用中断在函数之间跳转。 * 由于所有的函数都是在中断里调用的,所以这些函数不可以睡眠。请特别注意。 * 由Drew Eckhardt 修改,利用CMOS 信息检测硬盘数
www.eeworm.com/read/320714/13419301

c hd.c

/* passed * linux/kernel/hd.c * * (C) 1991 Linus Torvalds */ #include /* * 本程序是底层硬盘中断辅助程序。主要用于扫描请求列表,使用中断在函数之间跳转。 * 由于所有的函数都是在中断里调用的,所以这些函数不可以睡眠。请特别注意。 * 由Drew Eckhardt 修改,利用CMOS 信息检测硬盘数
www.eeworm.com/read/302363/3825963

c hd.c

/* passed * linux/kernel/hd.c * * (C) 1991 Linus Torvalds */ #include /* * 本程序是底层硬盘中断辅助程序。主要用于扫描请求列表,使用中断在函数之间跳转。 * 由于所有的函数都是在中断里调用的,所以这些函数不可以睡眠。请特别注意。 * 由Drew Eckhardt 修改,利用CMOS 信息检测硬盘数
www.eeworm.com/read/415092/11084263

sp ota_test_2.sp

CMOS OTA test .protect .lib 'mm018.l' TT .unprotect Vdd 7 0 1.8 Vb1 6 0 1 vic vic 0 0.6 vid vid 0 ac 1 e1 3 vic vid 0 0.5 e2 4 vic vid 0 -0.5 M1 1 3 5 5 pch L=0.2u W=5u M2 2
www.eeworm.com/read/376085/9332659

sp fig33_1.sp

* Figure 33.1 CMOS: Mixed-Signal Circuit Design * *** Top Level Netlist *** M1 3 4 0 0 NMOSL1 L=0.5u W=3u M2 5 4 0 0 NMOSEKV L=0.5u W=3u Vds 2 0 DC 0 Vgs 4 0 DC 0 VIMTR1 2 3 0V VIMTR2 2 5 0
www.eeworm.com/read/376085/9332685

sp fig33_53.sp

* Figure 33.53 CMOS: Mixed-Signal Circuit Design * M1 Vd1 Vg Vs Vb pmos W=20 L=1 M2 Vd2 Vg Vs Vb pmos W=40 L=2 M3 Vd3 Vg Vs Vb pmos W=60 L=3 M4 Vd4 Vg Vs Vb pmos W=80 L=4 Vg Vg 0 DC 1.0 V
www.eeworm.com/read/376085/9332700

sp fig33_52.sp

* Figure 33.52 CMOS: Mixed-Signal Circuit Design * M1 Vd1 Vg Vs Vb nmos W=10 L=1 M2 Vd2 Vg Vs Vb nmos W=20 L=2 M3 Vd3 Vg Vs Vb nmos W=30 L=3 M4 Vd4 Vg Vs Vb nmos W=40 L=4 Vg Vg 0 DC 0.5 Vs