代码搜索:传输终端
找到约 4,314 项符合「传输终端」的源代码
代码结果 4,314
www.eeworm.com/read/152198/12132762
h proto.h
/* P2P 程序传输协议
*
* 日期:2004-5-21
*
* 作者:shootingstars(zhouhuis22@sina.com)
*
*/
/* 源码修改声明:
*
* 这个修改的代码是早期为了节省时间在原作者(shootingstars)的代码的基础上修
* 改测试用的。原代码的版权归原作者所有。对于做的修改的部分本人不作任何担保,
www.eeworm.com/read/151747/12178040
txt 使用帮助.txt
============================================================
附:
根据二○○二年一月一日《计算机软件保护条例》规定:为了学习和
研究软件内含的设计思想和原理,通过安装、显示、传输或者存储软
件等方式使用软件的,可以不经软件著作权人许可,不向其支付报酬!
鉴于此,也希望大家按此说明研究软件!谢谢
========= ...
www.eeworm.com/read/337464/12366939
txt index.txt
译者序
前言
绪论
第一部分 设计
第1章 应用服务器的世界
1.1 Internet
1.1.1 传输协议
1.1.2 寻址约定
1.1.3 消息格式
1.1.4 三方面的结合
1.2 当今的软件体系结构
1.2.1 软件设计的发展
1.2.2 交互设计的发展
1.2.3 Internet上的现代系统设
www.eeworm.com/read/126898/14396070
txt 目录.txt
目 录
前言
第1章 综合布线系统 1
1.1 综合布线系统概述 1
1.2 综合布线系统的优点 4
1.3 综合布线系统标准 5
1.4 综合布线系统的设计等级 6
1.5 综合布线系统的设计要点 7
1.6 综合布线系统的发展趋势 7
1.6.1 集成布线系统 7
1.6.2 智能小区布线 12
第2章 网络传输介质 14
www.eeworm.com/read/216550/15003090
txt qpsk解调.txt
qpsk解调的DSP实现
参数设定:采样速率384000次/S
载波频率48KHZ
传输数据速率64Kb/s
汉明窗平方根升余弦滚降
滚降系数0.35
51阶FIR滤波
子程序说明
PSK_demod 子程序用来对接收信号进行波形成型和低通根升余弦特性的滤波。
sin_
www.eeworm.com/read/206286/15297034
m eyespic.m
%升余弦滚降系统的传输特性和功率谱及眼图
clear all
close all
echo off
N=2^14; %采样点数
L=32; %每码元采样点数
M=N/L; %码元数
Rb=2; %码速率
Ts=1/Rb; %码元间隔
dt=Ts/L; %时域采样间隔
df=1/(N*dt); %频域采样间隔
T=N*dt; %截短时宽
Bs=N*df/2;
www.eeworm.com/read/7570/122884
txt 目录.txt
目 录
译者序
序
前言
第1章 分组语音概述 1
1.1 引言 1
1.2 企业推动力 1
1.3 语音在IP网络上的基本传输 2
1.3.1 语音-数据转换 2
1.3.2 原数据到IP的转换 2
1.3.3 传送 2
1.3.4 IP-数据的转换 3
1.3.5 从数据转换回到语音 3
1.4 VoIP基础 3
1
www.eeworm.com/read/7616/123163
txt 目录.txt
目 录
前言
第1章 综合布线系统 1
1.1 综合布线系统概述 1
1.2 综合布线系统的优点 4
1.3 综合布线系统标准 5
1.4 综合布线系统的设计等级 6
1.5 综合布线系统的设计要点 7
1.6 综合布线系统的发展趋势 7
1.6.1 集成布线系统 7
1.6.2 智能小区布线 12
第2章 网络传输介质 14
www.eeworm.com/read/7634/124270
txt 目录.txt
目 录
译者序
序
前言
第1章 分组语音概述 1
1.1 引言 1
1.2 企业推动力 1
1.3 语音在IP网络上的基本传输 2
1.3.1 语音-数据转换 2
1.3.2 原数据到IP的转换 2
1.3.3 传送 2
1.3.4 IP-数据的转换 3
1.3.5 从数据转换回到语音 3
1.4 VoIP基础 3
1
www.eeworm.com/read/17567/739643
v we.v
/*产生写FIFO信号,在默认情况下,一帧数据是640*480大小,并且分两场传输,奇场和偶场*/
module we(reset,pclk,hsync,vsync,wrst,wclk,we_s,int1r,yi,uvi,yo,uvo,GPIO3,rrst);
input reset,pclk,hsync,vsync,GPIO3,rrst;
input[7:0] yi,uvi;
o