搜索结果
找到约 2,470 项符合
xilinx ise 是什么? 的查询结果
按分类筛选
- 全部分类
- 技术资料 (1023)
- VHDL/FPGA/Verilog (353)
- 学术论文 (162)
- 教程资料 (135)
- 可编程逻辑 (99)
- 嵌入式/单片机编程 (66)
- 其他 (56)
- 其他书籍 (48)
- 单片机开发 (34)
- 其他嵌入式/单片机内容 (25)
- 系统设计方案 (24)
- 软件设计/软件工程 (22)
- VIP专区 (20)
- 单片机编程 (18)
- 文章/文档 (18)
- 精品软件 (16)
- 技术书籍 (14)
- 手册 (12)
- Java编程 (11)
- 文件格式 (11)
- 模拟电子 (10)
- 电子书籍 (10)
- 通讯编程文档 (10)
- 书籍 (9)
- 嵌入式综合 (9)
- 串口编程 (9)
- 微处理器开发 (9)
- DSP编程 (8)
- 编译器/解释器 (8)
- 技术教程 (7)
- 通信网络 (7)
- 汇编语言 (7)
- 软件工程 (6)
- 教程资料 (6)
- 技术管理 (6)
- 源码 (5)
- XILINX FPGA开发软件 (5)
- Linux/Unix编程 (5)
- 人工智能/神经网络 (5)
- Java书籍 (5)
- matlab例程 (5)
- Delphi控件源码 (5)
- 软件 (4)
- PCB相关 (4)
- VHDL/Verilog/EDA源码 (4)
- 加密解密 (4)
- 通讯/手机编程 (4)
- Internet/网络编程 (4)
- 游戏 (4)
- 数学计算 (4)
- J2ME (4)
- VC书籍 (4)
- 电源技术 (3)
- 无线通信 (3)
- 接口技术 (3)
- 操作系统开发 (3)
- 书籍源码 (3)
- 测试测量 (3)
- ALTERA FPGA开发软件 (3)
- 工控技术 (3)
- uCOS (3)
- 数据结构 (3)
- FlashMX/Flex源码 (3)
- 其他行业 (3)
- 中间件编程 (3)
- 教程 (2)
- 笔记 (2)
- 其他 (2)
- 电路图 (2)
- 行业应用文档 (2)
- 数据库系统 (2)
- 仿真技术 (2)
- 教材/考试/认证 (2)
- 资料/手册 (2)
- 传感与控制 (2)
- 压缩解压 (2)
- 教育系统应用 (2)
- 编辑器/阅读器 (2)
- 磁盘编程 (2)
- 嵌入式Linux (2)
- 人物传记/成功经验 (2)
- 电路图 (1)
- 经验 (1)
- 应用设计 (1)
- FPGA (1)
- 电子书籍 (1)
- C/C++语言编程 (1)
- 经验分享 (1)
- 设计相关 (1)
- 数值算法/人工智能 (1)
- 其他文档 (1)
- EDA相关 (1)
- 开发工具 (1)
- ARM (1)
- IC设计软件 (1)
- FPGA (1)
- allegro (1)
- CAM (1)
- 驱动编程 (1)
- 语音压缩 (1)
技术资料 基于FPGA的中频数字化若干关键算法
软件无线电技术自20世纪90年代提出以后,在许多通信系统中得到了广泛应用。本文研究了一种软件无线电数字通信系统方案的设计,并着重研究了其中中频处理单元的设计和实现。针对实际应用,本文提出了一个基于FPGA和DSP的软件无线电中频/基带数字化处理系统的设计方案。该系统的特点是所有的中频信号处理算法全部由软件实现, ...
技术资料 如何在zynq上挂linux
在这个网页上,ZC702开发板上挂linux并且通过HDMI接口显示图形甚至linux图形界面,而且能接鼠标键盘正常操作,甚至上网,跟一台电脑一样没区别,都可以在xilinx的zynq开发板上实现。并且不止ZC702,同是xilinx开发板的ZC706和学生的最爱zedboard也一样可以实现挂linux并且通过HDMI口实现图像输出图形界面。不过话说在前面, ...
学术论文 JPEG2000中小波变换的FPGA实现.rar
JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法, ...
技术资料 JPEG2000中小波变换的FPGA实现.rar
JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法, ...
无线通信 基于SATAⅡ协议的CRC32并行算法的研究
在介绍CRC校验原理和传统CRC32串行比特算法的基础上,由串行比特型算法推导出一种CRC32并行算法。并结合SATAⅡ协议的要求,完成了SATAⅡ主控制器设计中CRC生成与校验模块的设计。最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。
...
教程资料 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接
XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接 
The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
通信网络 LTE系统中RRC连接建立过程的设计
为了实现LTE系统中RRC连接建立的需求,提出了一种对RRC层连接过程进行设计的方案,并完成系统的软件设计。该系统将RRC层的空闲状态和连接状态均细分为两个子状态,有效降低了系统设计的复杂度。软件采用Xilinx SDK工具集进行开发,通过在PC上分别模拟终端和基站进行测试,终端和基站能够成功接收到正确的RRC消息。实验结果 ...
嵌入式综合 一种片上系统复位电路的设计
设计了一种片上系统(SoC)复位电路。该电路能对外部输入信号进行同步化处理以抑制亚稳态,采用多级D触发器进行滤波提升抗干扰能力,并且控制产生系统所需的复位时序以满足软硬件协同设计需求。同时,完成了可测性设计(DFT)。基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并 ...
可编程逻辑 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接
XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接 
The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
系统设计方案 在FPGA系统设计中
在FPGA系统设计中,要达到性能最大化需要平衡具有混合性能效率的元器件,包括逻辑构造(fabric)、片上存储器、DSP和I/O带宽。在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx&reg 的Virtex&#8482 -5 FPGA构建模块,特别是新的ExpressFabric&#8482 技术。以针对逻辑和算术功能的量化预期性能改进为例 ...