搜索结果

找到约 2,470 项符合 xilinx ise 是什么? 的查询结果

按分类筛选

显示更多分类

技术资料 基于FPGA的中频数字化若干关键算法

软件无线电技术自20世纪90年代提出以后,在许多通信系统中得到了广泛应用。本文研究了一种软件无线电数字通信系统方案的设计,并着重研究了其中中频处理单元的设计和实现。针对实际应用,本文提出了一个基于FPGA和DSP的软件无线电中频/基带数字化处理系统的设计方案。该系统的特点是所有的中频信号处理算法全部由软件实现, ...
https://www.eeworm.com/dl/920311.html
下载: 8
查看: 9175

技术资料 如何在zynq上挂linux

在这个网页上,ZC702开发板上挂linux并且通过HDMI接口显示图形甚至linux图形界面,而且能接鼠标键盘正常操作,甚至上网,跟一台电脑一样没区别,都可以在xilinx的zynq开发板上实现。并且不止ZC702,同是xilinx开发板的ZC706和学生的最爱zedboard也一样可以实现挂linux并且通过HDMI口实现图像输出图形界面。不过话说在前面, ...
https://www.eeworm.com/dl/842261.html
下载: 3
查看: 9633

学术论文 JPEG2000中小波变换的FPGA实现.rar

JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法, ...
https://www.eeworm.com/dl/514/9467.html
下载: 80
查看: 1257

技术资料 JPEG2000中小波变换的FPGA实现.rar

JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法, ...
https://www.eeworm.com/dl/897725.html
下载: 9
查看: 8232

无线通信 基于SATAⅡ协议的CRC32并行算法的研究

在介绍CRC校验原理和传统CRC32串行比特算法的基础上,由串行比特型算法推导出一种CRC32并行算法。并结合SATAⅡ协议的要求,完成了SATAⅡ主控制器设计中CRC生成与校验模块的设计。最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。 ...
https://www.eeworm.com/dl/510/36182.html
下载: 188
查看: 1059

教程资料 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
https://www.eeworm.com/dl/fpga/doc/32622.html
下载: 111
查看: 1240

通信网络 LTE系统中RRC连接建立过程的设计

为了实现LTE系统中RRC连接建立的需求,提出了一种对RRC层连接过程进行设计的方案,并完成系统的软件设计。该系统将RRC层的空闲状态和连接状态均细分为两个子状态,有效降低了系统设计的复杂度。软件采用Xilinx SDK工具集进行开发,通过在PC上分别模拟终端和基站进行测试,终端和基站能够成功接收到正确的RRC消息。实验结果 ...
https://www.eeworm.com/dl/564/32919.html
下载: 114
查看: 1143

嵌入式综合 一种片上系统复位电路的设计

设计了一种片上系统(SoC)复位电路。该电路能对外部输入信号进行同步化处理以抑制亚稳态,采用多级D触发器进行滤波提升抗干扰能力,并且控制产生系统所需的复位时序以满足软硬件协同设计需求。同时,完成了可测性设计(DFT)。基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并 ...
https://www.eeworm.com/dl/566/34584.html
下载: 70
查看: 1114

可编程逻辑 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
https://www.eeworm.com/dl/kbcluoji/40104.html
下载: 28
查看: 1166

系统设计方案 在FPGA系统设计中

在FPGA系统设计中,要达到性能最大化需要平衡具有混合性能效率的元器件,包括逻辑构造(fabric)、片上存储器、DSP和I/O带宽。在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx&reg 的Virtex&#8482 -5 FPGA构建模块,特别是新的ExpressFabric&#8482 技术。以针对逻辑和算术功能的量化预期性能改进为例 ...
https://www.eeworm.com/dl/678/190099.html
下载: 148
查看: 1082