搜索结果

找到约 2,470 项符合 xilinx ise 是什么? 的查询结果

按分类筛选

显示更多分类

技术资料 汇编语言程序设计步骤方法技巧、源程序的编辑与汇编学习PPT课件

为汇编语言程序设计及知识讲解文档,介绍了:1  编程的步骤、方法和技巧2  汇编语言源程序的编辑和汇编问题分析对需要解决的问题进行分析,以求对问题由正确的理解。如解决问题的任务是什么?工作过程?现有的条件,已知数据,对运算的精度和速度方面的要求?设计的硬件结构是否方便编程?确定算法算法是如何将实 ...
https://www.eeworm.com/dl/846269.html
下载: 4
查看: 9704

技术资料 C2000(TM) 实时控制器概览

C2000 是一种注重于实时控制应用的微控制器系列。它的应用范围包括数字电源、数字电机控制、位置传感、汽车雷达等。 那么,到底是什么让 C2000成为实时控制的有效解决方案呢? C2000 拥有业界最佳的处理性能,它将系统集成和微控制器的使用简便性结合在一起。 由DSP派生出来的C2000 在定点和浮点方面都具有高性能和控制优化 ...
https://www.eeworm.com/dl/876561.html
下载: 3
查看: 6891

学术论文 IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧 ...
https://www.eeworm.com/dl/514/10057.html
下载: 173
查看: 1142

技术资料 IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧 ...
https://www.eeworm.com/dl/901415.html
下载: 3
查看: 6363

技术资料 IEEE80216aRSCC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧 ...
https://www.eeworm.com/dl/911080.html
下载: 1
查看: 5086

技术资料 基于SDR平台下双FPGA加载的软硬件设计

随着当今变化的市场,产品是否便于现场升级,是否便于灵活使用已成为产品能否进入市场的一个关键因素。在这种背景下,Xilinx公司的基于SRAM LUT结构的FPGA器件得到了广泛的应用。虽然这些器件应用广泛,但由于其内部采用SRAM工艺,且SRAM的易失性,每次系统上电时,必须重新配置数据,即ICR(In-Circuit Reconfigurability) ...
https://www.eeworm.com/dl/923978.html
下载: 9
查看: 6610

学术论文 FPGA可配置端口电路的设计.rar

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/514/9349.html
下载: 130
查看: 1126

学术论文 FPGA可配置端口电路的设计

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/514/13658.html
下载: 155
查看: 1170

技术资料 FPGA可配置端口电路的设计.rar

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/897169.html
下载: 6
查看: 6700

技术资料 FPGA可配置端口电路的设计

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/928997.html
下载: 4
查看: 4088