搜索结果

找到约 1,738 项符合 xilinx 的查询结果

按分类筛选

显示更多分类

技术资料 基于FPGA的图像压缩系统的设计与实现.rar

随着信息技术和计算机技术的飞速发展,数字信号处理已经逐渐发展成一门关键的技术科学。图像处理作为一种重要的现代技术,己经在通信、航空航天、遥感遥测、生物医学、军事、信息安全等领域得到广泛的应用。图像处理特别是高分辨率图像实时处理的实现技术对相关领域的发展具有深远意义。另外,现场可编程门阵列FPGA和高效率 ...
https://www.eeworm.com/dl/898301.html
下载: 9
查看: 750

技术资料 基于FPGA的互相关流速计的研究与设计.rar

本文应用EDA技术,基于FPGA器件设计与实现UART,并采用CRC校验。主要工作如下: 1、在异步串行通信电路部分完全用FPGA来实现。选用Xilinx公司的SpartanⅢ系列的XC3S1000来实现异步串行通信的接收、发送和接口控制功能,利用FPGA集成度比较高,具有在线可编程能力,在其完成各种功能的同时,完全可以将串行通信接口构建其中 ...
https://www.eeworm.com/dl/898412.html
下载: 1
查看: 756

技术资料 基于FPGA的视频解码系统接口设计.rar

视频解码系统是为视频解码芯片设计提供的一种基于FPGA的验证平台,为芯片的应用方案提供良好的接口设计。系统基于FPGA的接口控制器设计,大大缩短了研发时间与相关成本。 本系统硬件主要是由FPGA模块、PCI接口模块、SDRAM模块和输出模块几大部分组成。当大量的视频码流数据通过电脑主机上的PCI总线接口传输到系统板上,FPGA ...
https://www.eeworm.com/dl/898651.html
下载: 6
查看: 9096

技术资料 基于FPGA的数据采集系统的SOPC实现

本课题完成了基于FPGA的数据采集器以及IIC总线的模数转换器部分、通讯部分的电路设计。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL语言实现。通过上述设计实现了“准单片化”的模拟量和数字量的 ...
https://www.eeworm.com/dl/901469.html
下载: 7
查看: 5750

技术资料 SoftSerDes在大规模FPGA中的应用研究

在高速数字通信领域,数字集成电路应用得到广泛发展。由于FPGA既继承了Asic的大规模,高集成度和高可靠性的优点,又克服了普通Asic设计周期长,投资大,灵活性差的缺点,逐步成为复杂数字硬件电路设计的理想首选。而将SerDes应用在FPGA中可以实现数据大量收发,提高数据的总体流量。与传统的SerDes芯片相比,SoftSerDes有比 ...
https://www.eeworm.com/dl/910711.html
下载: 7
查看: 3876

技术资料 静态影像压缩编码标准JPEG基本模式研究与FPGA实现

该文研究在XILINX公司的FPGA芯片SPARTAN Ⅱ上实现JPEG基本模式的压缩编码标准,选用硬件描述语言Verilog,在开发工具Foundation4.1集成环境中完成软核的综合、布局布线、芯片映射及仿真验证.文章首先介绍了JPEG基本模式的的压缩编码标准,然后从总体规划的角度介绍了整个系统的内部结构、层次划分及所采用的设计方法和编程风格 ...
https://www.eeworm.com/dl/913389.html
下载: 6
查看: 7577

技术资料 基于FPGA的中频数字化若干关键算法

软件无线电技术自20世纪90年代提出以后,在许多通信系统中得到了广泛应用。本文研究了一种软件无线电数字通信系统方案的设计,并着重研究了其中中频处理单元的设计和实现。针对实际应用,本文提出了一个基于FPGA和DSP的软件无线电中频/基带数字化处理系统的设计方案。该系统的特点是所有的中频信号处理算法全部由软件实现, ...
https://www.eeworm.com/dl/920311.html
下载: 8
查看: 9175

技术资料 一维像识别方法的FPGA实现

雷达目标识别是现代雷达应用发展的重要方向之一,在现代武器系统的发展中有重要作用,经过多年的发展,已经产生了大量性能优异的识别算法。本文将对高距离分辨率雷达目标的一维距离像识别算法实现进行研究,选用其中性能稳定的特征子空间方法进行实际的FPGA硬件处理实现研究。 雅可比算法是进行矩阵的奇异值分解的经典算法 ...
https://www.eeworm.com/dl/924314.html
下载: 3
查看: 613

学术论文 可重构FPGA通讯纠错进化电路及其实现

ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...
https://www.eeworm.com/dl/514/12023.html
下载: 68
查看: 1258

技术资料 可重构FPGA通讯纠错进化电路及其实现

ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...
https://www.eeworm.com/dl/913421.html
下载: 5
查看: 9128